Národní úložiště šedé literatury Nalezeno 99 záznamů.  předchozí11 - 20dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Evoluční návrh obvodů na úrovni tranzistorů
Žaloudek, Luděk ; Vašíček, Zdeněk (oponent) ; Sekanina, Lukáš (vedoucí práce)
Tato práce se zabývá evolučním návrhem elektronických obvodů na úrovni tranzistorů se zaměřením na číslicové obvody. Popisuje teoretické základy pro evoluční návrh obvodů na výpočetních systémech včetně vysvětlení evolučních algoritmů genetického programování a evolučních strategií, možných úrovní návrhu elektronických obvodů, přehledu technologie CMOS a nejdůležitějších evolučních metod pro návrh obvodů, jako jsou development a kartézské genetické programování (CGP). Dále je uvedena nová metoda návrhu číslicových obvodů s tranzistory založená na CGP a je představen vývojový systém, který tuto metodu využívá. Na závěr jsou popsány a vyhodnoceny experimenty provedené se systémem.
Simulace elektronických obvodů
Žabka, Michal ; Kocina, Filip (oponent) ; Šátek, Václav (vedoucí práce)
Cílem této bakalářské práce je seznámit se s nejpopularnějšími numerickými metodami pro výpočet diferenciálních rovnic, elektronických obvodů a simulačních programů. První část této práce je zaměřena na výpočet s využitím metody Taylorovy řady a jejích paralelních vlastností. V další kapitole budou popsány metody  pro výpočet elektronických obvodů, proces návrhu modelu CMOS invertoru, CMOS NANDu a CMOS NORu. Závěrečná část této prace je zaměřena na simulaci těchto obvodů v různých simulačních programech a shodnocení efektivity jednotlivých metod.
Saving power and area with multi-bit pulsed latches
Král, Vojtěch ; Horský, Pavel (oponent) ; Dřínovský, Jiří (vedoucí práce)
This thesis describes types of power consumption in CMOS technology and low power techniques that can be used in application-specific integrated circuits. It describes a multi-bit pulsed latch as one of the low power techniques that can be used as a better replacement for a standard multi-bit master-slave flip flop. The multi-bit pulsed latch is composed of two parts: a pulse generator and a pulsed latch. Different useful topologies are mentioned. Topologies are chosen for their optimized area and power consumption. A schematic of the multi-bit pulsed latch is designed from chosen topologies and compared to a schematic of the standard multi-bit flip flop. Required layouts of multi-bit pulsed latches are then made and compared to standard layouts of multi-bit flip flops. Those designed multi-bit pulsed latches are also simulated in a simple design.
Metody zvýšení dynamického rozsahu obrazu
Sailer, Zbyněk ; Juránek, Roman (oponent) ; Koutný, Jiří (vedoucí práce)
Tato práce se zabývá problémem dynamického rozsahu snímačů digitálních fotoaparátů a metodami řešení tohoto problému. Jsou zde popsány existující metody tvorby obrazu s vysokým dynamickým rozsahem, způsoby získávání vstupních dat a nový způsob tvorby HDR obrazu - takzvané přímé generování.
Návrh a simulace nízko-příkonových elektronicky řiditelných funkčních generátorů
Kolenský, Tomáš ; Dvořák, Radek (oponent) ; Šotner, Roman (vedoucí práce)
Předmětem práce je seznámení se s principem a funkcí funkčních generátorů. Dále s jejich návrhem při využití aktivních prvků, které je možné elektronicky řídit. Výsledky návrhu a simulací jsou uvedeny v kapitole 4, ve které jsou rovněž uvedeny schémata simulovaných a měřených obvodů.
Proudové zdroje a aktivní zátěž v technologii CMOS
Cihlář, Karel ; Boušek, Jaroslav (oponent) ; Horák, Michal (vedoucí práce)
Proudové zdroje a aktivní zátěž v technologii CMOS, počítačová simulace.
Fyzická kontrola integrovaných obvodů pomocí reverzního inženýrství
Štětina, Hynek ; Fujcik, Lukáš (oponent) ; Boušek, Jaroslav (vedoucí práce)
Předkládaná práce se zabývá technikami reverzního inženýrství integrovaných obvodů a jejich využití při fyzické kontrole jednotlivých prvků obvodu. Na praktickém příkladu je demonstrováno využití získaných dat. Dále je udán směr pro možnost porovnávání takto získaných dat vůči datům z návrhového prostředí.
Návrh operačního zesilovače CMOS
Navrátil, Jakub ; Šteffan, Pavel (oponent) ; Musil, Vladislav (vedoucí práce)
Předkládaná práce se zabývá problematikou návrhu operačního transkonduktančního zesilovače v technologii CMOS AMIS 0,7 um. Práce je zaměřena na návrh přesného operačního zesilovače s malým rozdílovým vstupním napětím.
Návrh převodníku DA s plně diferenčním výstupem v technologii CMOS
Mácha, Petr ; Prokop, Roman (oponent) ; Kledrowetz, Vilém (vedoucí práce)
Tato diplomová práce se zabývá návrhem osmibitového digitálně – analogového převodníku s plně diferenčním výstupem v technologii I3T25 firmy ON Semiconductor. Práce obsahuje popis základních zapojení a vlastností digitálně-analogových převodníků. Hlavní zaměření práce je v navržení převodníku a pomocných obvodů na tranzistorové úrovni. Funkčnost navrženého obvodu je ověřena pomocí simulačního prostředí Cadence.
Určení azimutu natočení hlavy v záznamu bezpečnostní kamerou
Blucha, Ondřej ; Drahanský, Martin (oponent) ; Goldmann, Tomáš (vedoucí práce)
 Tato diplomová práce se zabývá tvorbou aplikace k určení natočení hlavy v záznamu pořízeném bezpečnostní kamerou. Celá aplikace se skládá ze tří částí, a to z detekce obličejů, lokalizace charakteristických bodů v obličeji a ze samotného výpočtu úhlů natočení hlavy. Detekce obličejů byla naimplementována pomocí algoritmů Viola-Jones a HOG. Lokalizace charakteristických bodů v obličeji byla provedena pomocí algoritmu založeného na principu aktivní šablony. Samotný výpočet úhlů natočení hlavy byl proveden pomocí dvou metod. První metoda vychází z antropometrických vlastností hlavy a druhá metoda je založena na natáčení modelů hlavy a hledání správné pozice pomocí algoritmu Perspective-n-Point. Následně byly všechny implementované algoritmy otestovány a bylo nalezeno nejvhodnější nastavení parametrů.

Národní úložiště šedé literatury : Nalezeno 99 záznamů.   předchozí11 - 20dalšíkonec  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.