|
Analogový spínač pro aplikace v technice spínaných proudů
Jahn, Michal ; Kledrowetz, Vilém (oponent) ; Pavlík, Michal (vedoucí práce)
Tato bakalářská práce se zabývá návrhem analogového spínače v technice spínaných proudů, který je realizován technologií CMOS. Návrh těchto spínačů byl realizován a následně simulován v prostředí CADENCE, kde byl kladen důraz na potlačení přechodových dějů. Jedná se o chybu injekce náboje a pronikání hodinového signálu při nabíjení kapacit kanálu během spínání resp. rozepínání.
|
| |
|
Design of low-voltage supply and reference block based on the bandgap reference
Mudroch, Michal ; Kledrowetz, Vilém (oponent) ; Prokop, Roman (vedoucí práce)
In this diploma thesis there is elaborated design of low-voltage power supply block using I3T25 technology. The theoretical part describes the basic structures used in the design, using CMOS and bipolar devices. Furthermore, the properties and the analysis used in the evaluation are described. In the design part there is an elaborated design of individual parts, including voltage references, current references, DAC converter, operational amplifier. In the last part, the power supply block is subjected to simulations for verification of temperature compensated output variables and analyzed circuit functionality.
|
|
Channel Merging Techniques for improving Dynamic Range of ± 10 V Signal Chain Channel
Dušek, Samuel ; Prokop, Roman (oponent) ; Kledrowetz, Vilém (vedoucí práce)
The aim of this master's thesis is to measure and evaluate the performance of the channel merging technique which is currently implemented on the Analog Devices part called AD7606C. Then, based on the results from measurement, propose, design, and simulate options to improve this technique in terms of dynamic range and total harmonic distortion performance. It was discovered that by increasing the gain of the lower range channel together with decreasing the cutoff frequency of the whole signal chain, the currently implemented channel merging technique might be able to achieve 118.6 dB of dynamic range which is about 3.6 dB more than was measured on the AD7606C. Also, by implementing a simple algorithm in the internal logic block together with small additional circuitry, the immunity towards the value of the external resistor, that customers use as a part of the anti-aliasing filter, was achieved.
|
| |
|
Univerzální emulační platforma pro ověřování návrhu integrovaných obvodů
Podzemný, Jakub ; Kledrowetz, Vilém (oponent) ; Prokop, Roman (vedoucí práce)
Práce se zabývá způsoby ověření návrhů integrovaných obvodů, především pak možnostmi hardwarové emulace. V první části práce je stručně popsán proces návrhu integrovaného obvodu, jehož součástí je i emulování prostřednictvím emulačních platforem. Hlavní část práce se zabývá inovací emulační platformy, která je používána ve společnosti SCG Czech Design Center s. r. o. V rámci této inovace jsou rozebrány možné způsoby vylepšení současné emulační platformy, které jsou dále zohledněny při návrhu univerzální emulační platformy. V poslední části se práce zabývá ověřením funkčnosti navržené univerzální emulační platformy. Ta bude ověřena emulací základních řídících funkcí obvodu NCP1246.
|
| |
|
Návrh laditelného kmitočtového filtru 2. řádu se spínanými kapacitory
Bragina, Tatiana ; Kledrowetz, Vilém (oponent) ; Prokop, Roman (vedoucí práce)
V práci jsou popsány topologie analogových kmitočtových filtrů s možnosti přelaďování základních parametrů na příkladů MOSFET-C filtru a filtru na spínaných kondenzátorech. Pak byl udělán výběr topologie z hlediska linearity a maximální přeladitelnosti. V práci je popsána problematika návrhu analogového spínače a jí řešení. Také udělán návrh filtru dolní propust Sallen-Key pomocí spínaných kondenzátorů a ho simulace v prostředí Cadence.
|
| |
|
Grafické uživatelské rozhraní pro návrh filtrů
Tesařík, Jan ; Kledrowetz, Vilém (oponent) ; Pristach, Marián (vedoucí práce)
Práce se zabývá návrhem programu, který umožní generovat ze zapojení filtrů vrcholový popis v jazyce VHDL. Hlavním cílem je vytvořit grafickou nadstavbu na již existující program a propojit jej s generátorem VHDL. Program ukládá vytvořené zapojení do XML souboru a generuje z něj VHDL popis. Návrh probíhal v programovém prostředí Qt Framework a programovacím jazyce C++.
|