Národní úložiště šedé literatury Nalezeno 94 záznamů.  předchozí11 - 20dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Zařízení pro dálkové ovládání terčů
Tkáč, Stanislav ; Frýza, Tomáš (oponent) ; Jakubová, Ivana (vedoucí práce)
Úkolem této práce je vymyslet a zhotovit funkční zařízení, které má za úkol sepnout vždy jen jeden z několika (38 až 55) elektromagnetických ventilů. Ventil, který má být sepnut se volí buď z tlačítkové klávesnice, nebo z PC přes rozhraní RS 232. Zařízení musí být zhotoveno pomocí jednoho, nebo více procesorů PIC.
Univerzální řídicí jednotka pro BLDC motory
Pijáček, Ondřej ; Pohl, Lukáš (oponent) ; Veselý, Libor (vedoucí práce)
Tato práce se zabývá návrhem univerzální řídicí jednotky pro BLDC motor napájené z palubní sítě letadla 28 V schopné řídit motor do 10 A. Maximální výkon motoru je okolo 250 W. Důležitým předpokladem jednotky je možnost řídit různě velké motory bez nutnosti měnit zapojení desky, pouze pomocí konfiguraci v pomocné paměti jednotky. K řízení různých motorů tedy stačí jedna jednotka s jedním programem bez nutnosti jakkoli do jednotky zasahovat.
Emulátor jednoduchého procesoru
Kuzník, Petr ; Přikryl, Zdeněk (oponent) ; Křoustek, Jakub (vedoucí práce)
Emulátor bude navržen jako obecný, schopný emulovat různorodé architektury. Jednotlivé architektury budou v samostatných modulech implementovaných jako dynamicky linkované dll knihovny. Hlavním cílem je dosáhnout právě obecnosti emulátoru a navrhnout jeho strukturu takovým způsobem, aby bylo možné jednoduše přidávat nové architektury a s použitím již implementovaných abstrakcí tyto architektury vytvářet. Hlavní implementovanou architekturou bude Commodore 64, předchůdce dnešních osobních počítačů, používaný v 80. letech hlavně v USA.
Softwarový multiefekt pro postprodukci populární hudby
Trkal, Tomáš ; Glembek, Ondřej (oponent) ; Černocký, Jan (vedoucí práce)
Tato diplomová práce se zabývá návrhem a implementací komplexního softwarového systému určeného pro postprodukci populární hudby. Systém byl implementován jako zásuvný modul v programovacím jazyce C++ s využitím aplikačního frameworku JUCE, přičemž byl mimo jiné kladen důraz na vytvoření přehledného a intuitivního uživatelského rozhraní. Plugin disponuje sadou zvukových efektů a procesorů, jež mohou být uživatelem zapojeny do požadované grafové struktury. Pro méně zkušené uživatele je k dispozici databáze přednastavených presetů, které lze aplikovat na široké spektrum vstupních signálů.
Fázovací relé pro rozběh motoru
Pelán, Ladislav ; Vondruš, Jiří (oponent) ; Hejkrlík, Jan (vedoucí práce)
Pro zjištění sledu fází napětí v elektrické síti se dá použít například obvod s proudovou větví, nebo modul s odporem a optočlenem.V tomto projektu se budu zabývat určení směru fází pomocí obvodu s proudovou větví a fázováním motoru určeným směrem.
Paralelismus na úrovni instrukcí v moderních procesorech
Sláma, Pavel ; Levek, Vladimír (oponent) ; Pristach, Marián (vedoucí práce)
Základní metodou pro dosažení paralelismu na úrovni instrukcí je metoda zřetězení linky používaná v procesorech již desítky let. Ideální zřetězená linka umožňuje zvýšit výkon a efektivitu procesoru za přidání jen malého množství zdrojů. Reálná zřetězená linka ale naráží na řadu limitací způsobených vzájemnými závislostmi mezi instrukcemi a dalšími faktory. Cílem této práce je diskutovat techniky používané pro zvyšování efektivity a výkonu procesoru se zřetězenou linkou, vybrané techniky implementovat na reálný model procesoru RISC a diskutovat jejich přínos.
Přetaktování procesoru
Horký, Jan ; Adámek, Martin (oponent) ; Novotný, Radovan (vedoucí práce)
Cílem této bakalářské práce bylo popsání a vysvětlení procesu přetaktování procesoru a jeho využití. Byl vybrán vhodný procesor, u kterého byla zvýšena pracovní frekvence zvýšením hodnoty násobiče a změnou frekvence FSB. Násobič a frekvence FSB byly zvyšovány po nejmenším kroku, jaký základní deska umožňovala, do hodnoty, kdy počítač přestal být stabilní. Pro každou nastavenou frekvenci byl procesor otestován zátěžovými a výkonnostními testy. Byla změřena změna spotřeby počítače. Obě metody přetaktování byly v závěru srovnány.
Vytvoření modelu procesoru 8051
Krůpa, Tomáš ; Kajan, Michal (oponent) ; Masařík, Karel (vedoucí práce)
Počítačové modelování je dnes velmi důležitou součástí vývojového cyklu téměř každého nového produktu. Cílem této bakalářské práce je vytvoření modelu mikrokontroléru 8051, který by měl rozšířit portfolio upravitelných procesorů dostupných v prostředí Codasip. Model je popsán na dvou úrovních abstrakce na úrovni jednotlivých instrukcí a na úrovni procesorových cyklů. K ověření modelu byly použity programy v ANSI C překládané pomocí volně dostupného překladače SDCC.
Prostředí pro spouštění testů kompatibility RISC-V
Skála, Milan ; Čekan, Ondřej (oponent) ; Zachariášová, Marcela (vedoucí práce)
Tato práce se zabývá vytvořením návrhu a implementací frameworku pro spouštění testů kompatibility různých typů implementací architektury RISC-V. Popisuje historický vývoj této architektury, instrukční sadu a režimy procesoru, které tato architektura podporuje. Dále jsou rozebrány současné metodiky a frameworky pro testování implementované v jazyce Python. Důraz je kladen na rozbor testů kompatibility. V praktické části je proveden návrh a implementace frameworku pro spouštění testů kompatibility, jehož vstupem mohou být různé typy implementací RISC-V. Sekundárním cílem práce je vytvořit grafické uživatelské rozhraní umožňující rychlou a snadnou konfiguraci testů. Na závěr jsou zhodnoceny výsledky a diskutovány možnosti dalšího rozšíření.
Transformace popisného jazyka mikroprocesoru do jazyka pro popis hardware
Novotný, Tomáš ; Masařík, Karel (oponent) ; Hruška, Tomáš (vedoucí práce)
Diplomová práce Transformace popisného jazyka mikroprocesoru do jazyka pro popis hardware je zaměřena na návrh aplikačně specifických mikroprocesorů s využitím jazyka ISAC. Zabývá se návrhem a implementací transformace, která popis mikroprocesoru v jazyce ISAC převádí na ekvivalentní popis v jazyce VHDL. Kapitola Přehled o zkoumané problematice popisuje zvolenou problematiku, objasňuje některé pojmy s problematikou související a představuje návrh výše zmiňované transformace. V kapitole nazvané Návrh řešení jsou postupně uvedena nová rozšíření jazyka ISAC, dále je popsán návrh řešení transformace a implementace generátoru popisu v jazyce VHDL, který provádí transformaci. Závěr diplomové práce diskutuje případné rozšíření práce a dosažené výsledky.

Národní úložiště šedé literatury : Nalezeno 94 záznamů.   předchozí11 - 20dalšíkonec  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.