Národní úložiště šedé literatury Nalezeno 28 záznamů.  začátekpředchozí19 - 28  přejít na záznam: Hledání trvalo 0.00 vteřin. 
Ovládání programovatelného analogového obvodu
Sobotka, Josef ; Hanák, Pavel (oponent) ; Vrba, Kamil (vedoucí práce)
Tato práce se zabývá návrhem ovládacího softwaru pro programovatelný analogový obvod nastavitelný prostřednictvím počítače přes sériové rozhraní a to jak pro počítač, tak pro programovací mikrokontrolér. Dále se zabývá analýzou vnitřní struktury programovatelného analogového obvodu, na kterou je dále ovládání navrženo, návrhem desky plošného spoje pro výsledné programovací a zkušební zařízení a měřením základních parametrů obvodu (přenosové a fázové frekvenční charakteristiky dílčích částí i celků).
GPS pro výukovou HW/SW platformu
Pajgrt, Ondřej ; Bidlo, Michal (oponent) ; Fučík, Otto (vedoucí práce)
Práce se zabývá popisem spojení výukové platformy FITkit s GPS modulem. Seznámíme se v ní s problematikou systému GPS z teoretického i praktického hlediska, s výukovou platformou FITkit a jejím obecným využitím.Také podrobně popisuje spojení těchto dvou systémů ve spolupracující celek. Rozebírá též různé komunikační rozhraní a protokoly, které byly pro toto spojení využity. Ve druhé části práce je pak uveden postup zpracovávání dat od GPS modulu až po výsledné zobrazení na monitoru, samotná implementace aplikace a popis její obsluhy.
VGA grabber pro FITkit
Lojda, Jakub ; Šimek, Václav (oponent) ; Vašíček, Zdeněk (vedoucí práce)
Práce pojednává o možnostech realizace VGA grabberu pro přípravek FITkit. Text je zaměřen na softwarové i hardwarové možnosti realizace. Úvod zavádí čtenáře do teorie dané problematiky. Následně práce uvádí několik možností realizace VGA grabberu a lehké zhodnocení variant. Druhá polovina práce je zaměřena na implementaci nejvýhodnější architektury VGA grabberu z uváděných variant a obsahuje stručné shrnutí poznatků o procesoru LPC4370 od firmy NXP a USB třídě UVC, na které je výsledná architektura založena. Závěr práce obsahuje stručné zhodnocení.
Grafický kontrolér pro obvody FPGA
Rolko, Maroš ; Bohrn, Marek (oponent) ; Pristach, Marián (vedoucí práce)
Táto diplomová práca sa zaoberá návrhom 2D grafického kontroléra pre obvody FPGA. Skladá sa z dvoch častí. V prvej fáze sa venuje rozboru 2D akcelerácie a rozhrania operačného systému Linux pre komunikáciu so zobrazovacími zariadeniami. Druhá časť obsahuje samotný návrh grafického kontroléra a jeho funkčnú implementáciu. Súčasťou práce je popis jednotlivých komponentov z ktorých sa kontrolér skladá a vyhodnotenie parametrov výslednej implementácie. Pre testovanie na konkrétom FPGA obvode je vytvorené testovacie zapojenie, pridávajúce podporu pre použité periférie a vytváranie testovacích dát.
Aplikační možnosti programovatelného zesilovače LNVGA
Sobotka, Josef ; Hanák, Pavel (oponent) ; Jeřábek, Jan (vedoucí práce)
Tato práce se zabývá nejprve teoretickým popisem kvalitativních vlastností a parametrů některých moderních aktivních prvků, dále rozebírá teorii grafů signálových toků na úrovni použitelné pro následující metody návrhu kmitočtových filtrů. V práci je rovněž obecně rozebrána problematika obvodového simulátoru PSpice s teorií modelování napěťového a proudového zesilovače na 6-ti základních úrovních. Praktická část práce je rozdělena na dvě části. První část se věnuje návrhu čtyř úrovní simulačních modelů dílčích částí prvku LNVGA. Druhá praktická část práce obsahuje podrobné teoretické návrhy tří obvodových struktur realizujících kmitočtové filtry 2. řádu (na bázi základní OTA-C struktury) metodou grafů signálových toků s možností konfigurace jejich Q a fm na základě parametrů aktivních prvků v obvodové struktuře a jejich následné ověření připravenými úrovněmi modelu prvku LNVGA.
Analyzátor sběrnice s hradlovým polem Spartan 3
Galia, Jan ; Valach, Soběslav (oponent) ; Bradáč, Zdeněk (vedoucí práce)
Předkládaná práce popisuje návrh a realizaci analyzátoru sběrnic. Tento analyzátor je naprogramován v hradlovém poli rodiny Spartan-3AN XC3S50AN. Návrh obsahuje paralelní paměť SRAM a grafický LCD displej. Výstup dat je realizován pomocí rozhraní USB, paměťové karty microSD a VGA. Také je popsáno použití softwarového procesoru PicoBlaze pro ovládání LCD displeje a uživatelského rozhraní. V poslední části je představena testovací aplikace realizující analýzu komunikace 8bitového procesoru a připojeného alfanumerického displeje a jsou diskutovány výsledky.
Miniature PC monitor realization
Nečesaný, Jaroslav ; Povalač, Karel (oponent) ; Frýza, Tomáš (vedoucí práce)
Objective of the Master Thesis was to bring in two solutions of miniature PC display. One of them uses the VGA signal as the source of the data. The second uses USB for communication. Display using USB was chosen to be produced. Device contains LCD screen, SD card reader and audio DAC with mini speaker. Software running on the PC allows user to watch part of the screen of the computer. Position and size of the chosen part may be varied. The display may be controlled by touch screen. One part of the software running on PC is a simple video player.
Aplikační rozhraní pro podporu grafiky v jazyce VHDL
Vlček, Petr ; Kosina, Petr (oponent) ; Bohrn, Marek (vedoucí práce)
Cílem této práce je vytvořit rozhraní pro generátor obrazu. Rozhraní generuje VGA signál s možností až 4 bitů barevné hloubky, ovládá 2 čipy jednoportové SRAM IS61 dodávané spolu s Digilent Spartan-3 Starter Kit Board a komunikuje prostřednictvím FIFO bloků na principu posuvných registrů. Grafické prostředí generuje čáry a odvozené tvary, kružnice a odvozené tvary, vyplňuje oblasti a ovládá 2D transformace obrazu.
Jádro obvodu FPGA pro zobrazení dat na monitoru prostřednictvím portu VGA
Pišl, Adam ; Kováč, Michal (oponent) ; Kubíček, Michal (vedoucí práce)
Cílem tohoto projektu, je předvést studii možného řešení způsobu ovládání a využití počítačového monitoru připojeného k portu typu VGA řízeného standardizovanými řídícími signály generovanými obvodem typu FPGA. Jedná se o jádro hradlového pole, které je poté možné použít jako součást složitějšího designu a využít jej například pro komfortnější uživa-telské rozhraní. Projekt obsahuje řešení základní části obvodu generující standardní řídící signály a zobrazující text zadaný v ASCII kódu prostřednictvím sériového portu.
VGA zobrazovací zařízení s mikrokontrolerem
Polášek, Jan ; Šebesta, Jiří (oponent) ; Fedra, Zbyněk (vedoucí práce)
Tato bakalářská práce se zabývá generováním obrazu formátu VGA pomocí mikrokontroleru. Je zaměřena na mikrokontrolery řady AVR od výrobce Atmel. Práce obsahuje popis rozhraní VGA, řeší jeho připojení na výstupní porty mikrokontroleru, je zde uvedeno kompletní schéma zapojení výrobku zobrazovacího zařízení s mikrokontrolerem Atmel ATmega324P, který jsem zkonstruoval při řešení práce.. Je zde rozebrán princip generování obrazu v mikrokontroleru, synchronizace obrazu pomocí interního čítače mikrokontroleru, vytváření jednoduchých grafických obrazů a textu a princip generování barevného obrazu. Podrobně je rozebráno vykreslování textu na monitoru a vytváření matice znaků pro vykreslování včetně zdrojového kódu pro mikrokontroler. Výsledkem této bakalářské práce je software pro mikrokontroler a funkční výrobek zobrazovacího zařízení.

Národní úložiště šedé literatury : Nalezeno 28 záznamů.   začátekpředchozí19 - 28  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.