Národní úložiště šedé literatury Nalezeno 49 záznamů.  předchozí11 - 20dalšíkonec  přejít na záznam: Hledání trvalo 0.02 vteřin. 
Simulace komunikace SCADA protokolů
Bohačík, Antonín ; Mlýnek, Petr (oponent) ; Blažek, Petr (vedoucí práce)
Tato bakalářská práce je zaměřena na vytvoření plně funkčního generátoru komunikace protokolu IEC 60870-5-104. Teoretická část práce detailně vysvětluje základní principy, vlastnosti a možnosti komunikačních standardů DNP3, IEC 60870 a IEC 61850. Další část je zaměřena na rozbor komunikace a implementace této komunikace v elektroměru PQ monitor MEg44PAN. Poslední část se pak zabývá konfigurací zařízení Raspberry Pi 3 a emulací komunikace protokolu IEC 60870-5-104. Všechny programy byly napsány a testovány pomocí vývojového prostředí Clion.
Emulátor byte kódu jazyka Java vhodný pro detekci a analýzu malware
Kubernát, Tomáš ; Rogalewicz, Adam (oponent) ; Drahanský, Martin (vedoucí práce)
Cílem této práce bylo vytvořit virtuální stroj, emulující spouštění programů napsaných v programovacím jazyce Java, který by byl vhodný pro analýzu a detekci malware. Emulátor je schopen zjistit argumenty zneužitelných metod standardních tříd jazyka Java, pořadí volání těchto zneužitelných metod a také vlastní provedení testované aplikace. Celková funkcionalita byla otestována na vhodných příkladech, na kterých proběhlo i vlastní měření. V závěru práce je popsáno testování celkového řešení, kde jsou také uvedeny tabulky a grafy pro lepší znázornění dosažených výsledků.
Virtualization of laboratory tasks for the CISCO course
Abbasi, Farhad ; Komosný, Dan (oponent) ; Kubánková, Anna (vedoucí práce)
This bachelor thesis deals with the laboratory tasks for the new CISCO certification (CCNP ENARSI), get acquainted with the topics, select the most suitable environment for simulating laboratory tasks, then create a topology for each laboratory. In addition to the topology, a configuration file (.txt) was created and uploaded to the appropriate device for troubleshooting labs. Last but not least, a remote access solution was designed and implemented for prepared laboratories.
Emulace CPU pro výuku asemblerů
Charvát, Lukáš ; Samek, Jan (oponent) ; Smrčka, Aleš (vedoucí práce)
Práce řeší tvorbu emulátoru počítačové architektury a její instrukční sady se záměrem pro použití při výuce asemblerů. Zatímco většina dnešních emulátorů je závislá na specifické architektuře, tato práce popisuje přístup, jak vytvořit emulátor vhodný pro použití ve výuce a pro snadnější pochopení asemblerů. Emulátor se neomezuje pouze na jeden typ procesoru, ale umožňuje uživatelům jednoduše definovat vlastní architektury spolu s jejich instrukčními sadami za účelem možnosti provádět nad nimi operace a především názorně zobrazovat aktuální stav.
Návrh bezdrátového komunikačního rozhraní s PC pro emulační platformu určenou k modelování integrovaných obvodů
Benc, Marek ; Janůš, Tomáš (oponent) ; Šteffan, Pavel (vedoucí práce)
V design centru Onsemi v Rožnově pod Radhoštěm využívají pro ověření funkce a ladění některých integrovaných obvodů emulační platformu s FPGA, jejíž součástí je rozhraní modelující konfigurační pojistky pomocí fyzických spínačů. Pro čipy s velkým počtem pojistek je využití tohoto rozhraní pracné a náchylné na chyby, proto se tato práce zaobírá možnostmi vytvoření bezdrátového konfiguračního rozhraní, které by bylo ovládáno z PC.
Emulace paměťových subsystémů v multiprocesorovém prostředí
Rajčok, Andrej ; Husár, Adam (oponent) ; Přikryl, Zdeněk (vedoucí práce)
Táto práce rozebíra problém návrhu emulačné platformy pro mutiprocesorové systémy so sdílenou paměťí. V tejto práci je řešený problém multiprocesorove komunikace, rozebírají se různé komunikační systémy používané na komunikáci medzi procesormi a protokoly zajišťujícího koherenci dat. Jedno z řešenní je vybraté a je vypracován návrh a implementace do integrovaného vývojového prostredí. Na konci se analyzuje vytvořen emulačný systém s ohledem na jeho vlastnosti jako rýchlost a  paměťová náročnost.
Nízkopříkonové emulátory prvků vyššího řádu
Teska, Tomáš ; Brzobohatý, Jaromír (oponent) ; Biolek, Dalibor (vedoucí práce)
Diplomová práce je zaměřena na emulaci prvků vyšších řádů pomocí transformačních mutátorů, které v roce 1971 popsal Leon Chua. V práci je uveden postup návrhu mutátorů od jejich matematického popisu až po syntézu konkrétních zapojení. Obvodová řešení jsou založena na využití moderních obvodových principů s cílem dosažení optimálních výsledných parametrů. Mutátory jsou realizovány v podobě sady osmi inkrementálních modulů. Jejich kaskádním spojováním je pak možné emulovat libovolné prvky z periodické tabulky prvků vyšších řádů. Navržená řešení jsou testována pomocí počítačových simulací a ověřována měřeními.
Emulátor domácího počítače Amiga A500 v FPGA
Biberle, Zdeněk ; Strnadel, Josef (oponent) ; Šimek, Václav (vedoucí práce)
Tato práce popisuje a hodnotí existující hardwarové reimplementace počítače Amiga 500 a prozkoumává možnost realizace podobných řešení na vývojových platformách Minerva a Pipistrello. Výsledkem práce je emulátor počítače Amiga 500 postavený na kombinaci obou platforem.
Emulátor uživatelského rozhraní termostatu
Viták, Jan ; Šír, Michal (oponent) ; Bradáč, Zdeněk (vedoucí práce)
Cílem této bakalářské práce Emulátor uživatelského rozhraní termostatu je navrhnout koncept emulátoru a emulátor včetně programového vybavení realizovat. V práci je uveden popis termostatu a jednotlivých emulovaných snímačů, navrhovaný koncept systému, popis navrhnutého elektrického schématu a popis vytvořeného programového vybavení emulátoru a obslužného programového vybavení pro PC. V příloze práce je návrh obvodového schématu emulátoru a návrh DPS.
Unified verification environment for digital part of automotive mixed-signal integrated circuits
Petráš, Samuel ; Dvořák, Vojtěch (oponent) ; Prokop, Roman (vedoucí práce)
This thesis is concerned with unified verification environment for the verification of small designs of the digital part of integrated circuits with mixed signals. By unified verification environment is meant an environment suitable for both simulation and emulation. The first chapter describes the current verification methods of such designs. The second chapter presents the requirements that emulation places on the verification environment implemented according to the Universal Verification Methodology (UVM) and the attached implementation of proposed environment. The third chapter contains practical knowledge gained during the implementation of the unified verification environment, problems and their solutions, as well as several comparisons between simulation and emulation.

Národní úložiště šedé literatury : Nalezeno 49 záznamů.   předchozí11 - 20dalšíkonec  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.