|
Vývoj algoritmu pro optimalizaci hodinově vyvážených buněk v digitálně standardní knihovně
Kříž, Lukáš ; Frýza, Tomáš (oponent) ; Král, Vojtěch (vedoucí práce)
Bakalářská práce se zaměřuje na analýzu a optimalizaci hodinově vyvážených buněk v digitální standardní knihovně. Cílem práce bylo prozkoumat dopad buněk v CMOS technologii a posoudit jejich vliv na stabilitu hodinového signálu. Důraz byl kladen na dopad nevyvážených hodinových buněk v cestě hodinového signálu a jsou popsány následky, které mohou nastat, pokud jsou tyto buňky použity. V rámci bakalářské práce byly ručně simulovány buňky logických operátorů, jako je buffer, invertor, AND a OR. Je zde ukázáno, jak se buňky zapojují v CMOS technologii pomocí PMOS a NMOS tranzistorů a je popsán proces, jak se buňka vyvažuje. Veškeré simulace byly prováděny v prostředí ngspice. Následně byl celý proces zautomatizován vývojem algoritmu v jazyku Python.
|
| |
| |
|
Návrh operačního zesilovače s proudovou zpětnou vazbou
Kšica, Radim ; Fujcik, Lukáš (oponent) ; Bečvář, Daniel (vedoucí práce)
Tato diplomová práce se zabývá vlastnostmi operačního zesilovače s proudovou zpětnou vazbou. Hlavním úkolem této práce je vytvoření návrhového postupu pro tento zesilovač s využitím CMOS technologie AMIS 0,7 µm. Dalším bodem této práce je ověření funkčnosti vytvořeného návrhového postupu. Posledním bodem je vytvoření katalogovéholistu navrženého zesilovače.
|
| |
|
Commented translation of a text on science and technology
Smejkal, Libor ; Mihai, Hana (oponent) ; Kotásek, Miroslav (vedoucí práce)
The aim of this bachelor thesis is a translation of a technical text from Czech to the English language and comment on the aspects of the translation and its problems. The chosen text is an electronic textbook, distributed on e-learning and used by the Brno University of Technology solely for educational purposes on the microelectronics field. Theoretical part presents the translation theory, its processes, procedures and types. It also contains a description of the functional styles, especially the style of science and technology. The practical part is represented by the translation of the first two chapters - Introduction and the CMOS technology. The final – analytical part contains the commentary on various issues from different linguistic perspectives.
|
|
Návrh diferenciální rozdílového zesilovače v technologii CMOS
Trojan, Vladimír ; Khateb, Fabian (oponent) ; Kledrowetz, Vilém (vedoucí práce)
Bakalářská práce se zabývá návrhem diferenciálního rozdílového zesilovače (DDA) v technologii TSMC 0,18 s maximálním vstupním a výstupním rozsahem, minimální spotřebou a plochou na čipu. V práci jsou rozebrány základy CMOS technologie, používané struktury analogových integrovaných obvodů a operačních zesilovačů. Hlavní zaměření práce je samotný návrh obvodu DDA. Návrh a simulace parametrů DDA byla provedena v programu Cadence Virtuoso a simulačním prostředí ADE Assembler. Layout DDA byl navržen v prostředí Layout XL.
|
| |
|
Design of an AD converter for sensor applications
Bečková, Zuzana ; Kubánek, David (oponent) ; Jeřábek, Jan (vedoucí práce)
Theoretical part of this master’s thesis contains brief theoretical basement for a de- signer of an A/D Converter in CMOS technology and overview of the architec- tures of the A/D Converters used in automotive industry. Choice of an architecture of the A/D Converter for this specific application was a crucial task of the semes- tral thesis and is a part of this master’s thesis, too. Results of the Matlab analysis, which is supposed to give an answer to the question whether Sample and Hold circuit is needed or not, are enclosed. The core of the master thesis is a detailed documentation of the design of the subblocks of the Successive Approximation A/D Converter – Op- erational Amplifier, Comparator and R-2R D/A Converter – and a verification of their functionality. Verification of the whole A/D Converter is the final part of the thesis.
|
| |