Národní úložiště šedé literatury Nalezeno 23 záznamů.  předchozí11 - 20další  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Implementace jednotky pro obsluhu bootování Intel FPGA
Hak, Tomáš ; Fukač, Tomáš (oponent) ; Matoušek, Jiří (vedoucí práce)
Tato práce se dotýká využití technologie FPGA v oblasti počítačových sítí, konkrétně pro hardwarovou akceleraci zpracování síťového provozu na síťové kartě vyvíjené sdružením CESNET, z. s. p. o. Technologie FPGA je oblíbená zejména díky možnosti snadno rekonfigurovat čip a opravit tak případné chyby či aktualizovat firmware. Práce nejprve pojednává o návrhu a implementaci nové jednotky pro Intel FPGA, která bude schopná komunikovat s externí konfigurační flash pamětí čipu osazeného na výše zmiňované kartě. Dále pak řeší návrh a implementaci softwarového nástroje, který bude umožňovat skrze nově implementovanou firmwarovou jednotku nahrát do flash paměti nová konfigurační data a vynutit si rekonfigurování FPGA čipu pomocí těchto nově nahraných dat. Ke konci práce je funkcionalita nově implementovaného systému otestována v praxi.
Implementation of Digital Circuit for High-Speed Network Communication in FPGA
Kondys, Daniel ; Cíbik, Peter (oponent) ; Smékal, David (vedoucí práce)
Network cards with a hardware acceleration feature are a popular solution for meeting the ever-increasing demands for throughput in high-speed networks. Utilizing the FPGA chips as the hardware acceleration elements, this thesis presents a generic and highly modular digital circuit for FPGA that manages data transfers in form of Ethernet frames at rates reaching up to 400 Gbps. High-end FPGAs often contain hard IP blocks that simplify communication over the Ethernet protocol. The target FPGAs Intel Stratix 10 and Intel Agilex contain the E- and F-tile hard IP blocks for Ethernet, respectively. Before explaining the architecture of the designed digital circuit, it focuses on the theoretical background describing the basic functions of the Ethernet protocol, the given Intel FPGAs and the provided Ethernet hard IP blocks. After explaining its design and implementation, the thesis describes the steps taken during verification and hardware tests executed on platforms with the given FPGAs. The results of these tests indicated a successful implementation, as the data rate of 400 Gbps was reached. This digital circuit aims to be a part of the FPGA design for the XpressSX AGI-FH400G network card (among others) created by companies CESNET z.s.p.o and REFLEX CES.
Vzorové úlohy pro hradlová pole
Bajer, Jan ; Spáčil, Tomáš (oponent) ; Bastl, Michal (vedoucí práce)
Tato práce se zabývá problematikou hradlových polí a jejich postavením vzhledem k mikroprocesorové technice. Cílem je představit práci s hradlovými poli na sadě základních realizací v rámci oboru mechatronika. Úlohy jsou zpracovány s využitím jazyka VHDL a jsou primárně určeny na zařízení od společnosti Altera / Intel.
Věrnostní rabaty jako vylučující praktika v evropském soutěžním právu.
Šebo, Igor ; Vondráčková, Aneta (vedoucí práce) ; Šmejkal, Václav (oponent)
VĚRNOSTNÍ RABATY JAKO VYLUČUJÍCÍ PRAKTIKA V EVROPSKÉM SOUTĚŽNÍM PRÁVU ABSTRAKT Tato diplomová práce se detailně zabývá uplatňováním věrnostních rabatů ze strany dominantních podniků a jeho dopady v evropském soutěžním právu. Popisuje, kdy a jakým způsobem může být tato praktika posuzována orgány Evropské unie jako zneužití dominantního postavení, neboť působí negativně na konkurenci, když váže zákazníky k věrnosti dominantnímu podniku. Zachycuje její zařazení v systému soutěžního práva a krátce ji porovnává i ostatními praktikami působícími na trh podobným způsobem. Zároveň klasifikuje jednotlivé druhy věrnostních a jiných rabatů a podrobně vysvětluje, jak konkrétně ty které druhy nutí zákazníky uspokojovat stále větší část své poptávky u dominantního podniku a tím poškozovat konkurenci. Podstatou práce je však i kritický pohled na v minulosti přísný přístup evropských orgánů při jejich posuzování této praktiky a argumentace některými pozitivními jevy, které mohou věrnostní či jiné rabaty přinášet. Současně zohledňuje nejnovější rozhodnutí Soudního dvora Evropské unie ve věci Intel ze září 2017, které snad zásadním způsobem do budoucna ovlivní přístup orgánů EU, neboť poprvé od rozhodnutí Hoffman-La Roche z roku 1976 zpochybnilo přístup per se zákazu k věrnostním rabatům, podmíněným exkluzivním nebo skoro...
Automatizace analýzy výkonu a spotřeby zvoleného systému
Rudolf, Tomáš ; Jaroš, Jiří (oponent) ; Nikl, Vojtěch (vedoucí práce)
Tato práce se zabývá zvýšením efektivity superpočítačů. Vyšší efektivity lze dosáhnout pomocí snížení frekvence procesoru, pokud to daný algoritmus výrazně nezpomalí. Tato práce představuje sadu skriptů určených ke sledování spotřeby procesoru společně se skripty pro vizualizaci těchto naměřených hodnot. Dále také umožňuje jednoduché ovládání frekvence procesoru. Vytvořené řešení poskytuje uživateli možnost změřit efektivitu a optimalizovat výpočetní výkon počítače specificky pro jeho algoritmus. Díky této práci bude uživatel informován o tom, zda je výhodné provozovat jeho algoritmus na té či oné frekvenci procesoru.
Vývoj globálního trhu s mikročipy
Srba, Lukáš Martin ; Bolotov, Ilya (vedoucí práce) ; Čajka, Radek (oponent)
Tato práce se zabývá vývojem globálního trhu s mikročipy. Zaměřuje se na jeho vývoj a predikci budoucího stavu, včetně jeho příčin a následků. Analýza postupuje od obecné charakteristiky trhu, přes jeho subjekty, až po vztahy a specifika, která zde panují. Z tohoto je na závěr vytvořena prognóza. Na úvod jsou popsány výrobky, které tato práce bere v potaz (tedy CPU, GPU a APU), dále konkurenční prostředí, které zavádí metodiku analýzy (rozdělení na tři úrovně, na výrobce fotolitografických zařízení, výrobce a architekty čipů a na aftermarket a OEM firmy) a v neposlední řadě jsou definovány bariéry vstupu, které zde panují. Jsou vymezeny tři skupiny; ekonomické, technologické a geoekonomické, které jsou aplikovány na každou úroveň trhu. Tímto jsou splněny všechny předpoklady nutné k stanovení budoucího vývoje na trhu. V poslední části je tato prognóza provedena, a to ve dvou podobách; krátkodobá a dlouhodobá, jsou také zavedeny předpoklady a omezení této předpovědi. V závěru práce jsou vyvozeny poznatky a následky, které vyplývají z předchozích částí.
Trendy v oblasti technického vybavení počítačů
Snížek, Marko ; Vaněk, Jiří (vedoucí práce) ; Nouza, Jaroslav (oponent)
Bakalářská práce je zaměřena na vytvoření přehledu o současných trendech, technologiích a budoucím vývoji u vybraného typu technického vybavení osobního počítače. Teoretická část je věnována představení problematiky procesorů, grafických karet a SSD disků. Praktická část obsahuje přehled nových i současných technologií a trendů. Dále zahrnuje pozorování přínosu nových technologií nebo řešení formou testování vybraných komponent a nastínění budoucího vývoje.
Efektivní implementace vysoce náročných algoritmů na vícejádrových procesorech
Tomečko, Lukáš ; Bidlo, Michal (oponent) ; Jaroš, Jiří (vedoucí práce)
Cieľom tejto práce je paralelizovať a vektorizovať simuláciu toku kvapalín. Dosiahne sa to pomocou knižnice OpenMP a prekladaču od Intelu. Implementované boli rôzne prístupy k problému, ako napr. cache blocking, zoraďovanie dát počas behu a dočasné reorganizovanie dát v pamäti. Skombinovaním najrýchlejších riešení sa podarilo simuláciu celkovo zrýchliť 11,4krát na 16 jadrách, pričom testy prebiehali na ostravskom superpočítači Anselm. Výsledky ukazujú, že výsledná aplikácia dobre škáluje s pribúdajúcim počtom jadier. Ďalej, vektorizovanie daného problému bolo možné len čiastočne z dôvodu nevhodného spôsobu práce s dátami.
Analýza výkonnosti procesorů IBM POWER8
Jelen, Jakub ; Kešner, Filip (oponent) ; Jaroš, Jiří (vedoucí práce)
Práce se zabývá systémem IBM Power8 v porovnání s dnes běžně používanými řešeními s procesory Intel Xeon. Výkonnost je vyhodnocována nejen na úrovni celého systému, ale také na úrovni jednotlivých vláken a jader a paměti. Různé metriky jsou demonstrovány na typických optimalizovaných algoritmech. Testovaný stroj Power8 disponuje extrémně rychlou pamětí poskytující rychlost až 145 GB/s mezi pamětí a procesorem, které se dnešní procesory Intel nevyrovnají. Výpočetní síla je pouze srovnatelná (Násobení matic) nebo slabší (N-body simulace, dělení, složitější algoritmy) v porovnání s aktuálním Intel Haswell-EP. Procesor IBM Power8 je dnes schopný konkurovat procesorům Intel a bude zajímavé sledovat následující generaci Power9 a jeho výkonnost v porovnání s aktuálními a budoucími procesory Intel.
Výpočetní jednotky procesorů poslední generace a jejich využití
Šlenker, Samuel ; Pavlíček, Tomáš (oponent) ; Balík, Miroslav (vedoucí práce)
Cieľom tejto práce bolo naštudovať a následne spracovať rozdiely medzi staršími inštrukčnými sadami a novšími inštrukčnými sadami, uviesť prínosy jednotlivých rozšírení, porovnať spôsoby výpočtov jednotlivých výpočtových SIMD jednotiek a porovnať ich implementáciu u firiem Intel a AMD. Súčasťou práce sú dva teoretické úvody k laboratórnym úlohám.

Národní úložiště šedé literatury : Nalezeno 23 záznamů.   předchozí11 - 20další  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.