Národní úložiště šedé literatury Nalezeno 99 záznamů.  předchozí11 - 20dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Aktivní výhybka reprosoustavy s využitím DSP
Václavík, Jiří ; Fedra, Zbyněk (oponent) ; Povalač, Aleš (vedoucí práce)
Semestrální práce se věnuje mapování a ověření technologií pro zpracování projektu aktivní výhybky reprosoustavy s využitím DSP. Reproduktorová soustava bude třípásmová s otevřenou ozvučnicí. Návrh analogové výhybky takové soustavy je značně komplexní s ohledem na nutnost kompenzace akustického zkratu a vlastností reproduktorů otevřené ozvučnice.
Identifikace parametrů asynchronního motoru
Křížek, Tomáš ; Václavek, Pavel (oponent) ; Blaha, Petr (vedoucí práce)
Tato práce popisuje a realizuje (v programu Matlab-Simulink a v mikrokontroleru Freescale 56F8346) jednu off-line metodu identifikující parametry asynchronního motoru, které jsou nezbytné k implementaci vektorového řízení. Identifikační metoda identifikuje rozptylovou indukčnost, vzájemnou indukčnost a časovou konstantu rotoru. Představená metoda je zhodnocena, výhody a nevýhody této metody jsou ohodnoceny s ohledem na její možné použití na skutečném motoru. Experimentální výsledky a simulační schémata, které jsou představeny ukazuji proveditelnost metody. Diplomová práce je rozdělena na sedm kapitol. V druhé kapitole je popsán základní princip a modely asynchronního motoru . Třetí kapitola obecně popisuje identifikační metody. Čtvrtá, pátá a šestá kapitola pojednává o metodě, která je založena na práci autorů [4] a [5].
Algoritmy rozpoznávání řeči na FPGA/DSP
Urbiš, Oldřich ; Herout, Adam (oponent) ; Szőke, Igor (vedoucí práce)
Tato diplomová práce  se zabývá návrhem algoritmů pro rozpoznání řeči s ohledem na výběr cílové technologie, kterou je platforma využívající technologie signálových procesorů a programovatelných hradlových polí. Algoritmy pro rozpoznávání řeči zahrnují, extrakci příznaků v podobě Melfrekvenčních cepstrálních koeficientů, skryté  Markovovy modely a jejich vyhodnocení pomocí Viterbiho algoritmu.
Využití procesorů ARM pro zpracování signálů
Vonička, Miloš ; Frýza, Tomáš (oponent) ; Mego, Roman (vedoucí práce)
Cílem bakalářské práce je seznámit čtenáře s problematikou ARM procesorů na vybraném vzorku od společnosti STMicroelectronics. Práce má dále čtenáři připomenout základní principy analýzy signálů a snaží se o jejich demonstraci na zvolené platformě. Zájemcům o programování vlastního zařízení v jazyce C a JSA nabídne stručný návod na nastavení desky, vývojového studia a kompilátoru. Práce srovnává oba programátorské přístupy z hlediska technického a ekonomického. Důležitým bodem práce je porovnání rychlosti zpracování signálů při různých nastaveních kompilátoru a při použití operací v pohyblivé řádové čárce.
Software pro úpravu zvukového signálu pro ozvučování více reproduktorovými soustavami
Černý, Viktor ; Schimmel, Jiří (oponent) ; Sysel, Petr (vedoucí práce)
První část diplomové práce se zabývá teorií číslicového zpracování signálů a popisem knihovny JUCE. Jsou zde vysvětleny operace s digitálními audio signály jako například inverze signálu, zpoždění signálu a lineární interpolace vzorků signálu. Je zde také popsána práce s knihovnou JUCE pro vytvoření audio aplikací v programovacím jazyce C++. Další části diplomové práce jsou věnovány popisu implementované aplikace, která umožňuje zmíněné základní úpravy číslicových zvukových signálů aplikovat v reálném čase. V případě vícekanálových zvukových signálů je možné jednotlivé kanály zpracovat nezávisle.
Zpracování souborů MP3 pro DSP
Římský, Adam ; Sysel, Petr (oponent) ; Herman, Ivo (vedoucí práce)
Tato práce se zabývá tvorbou komprimovaných .MP3 souborů a jejich zpětným převedením do PCM formátu. Popisuji zde jednotlivé části těchto procesů pro jejich maximální možné pochopení čtenářem. Dále se zabývám vlastnostmi DSP, jejich architekturou, výpočetními možnostmi, a to jak obecně, tak u použitého produktu společnosti Analog Devices. Nakonec je zde popsána ukázka implementace dekodéru do architektury DSP.
Univerzální řídicí jednotka pro BLDC motory
Pijáček, Ondřej ; Pohl, Lukáš (oponent) ; Veselý, Libor (vedoucí práce)
Tato práce se zabývá návrhem univerzální řídicí jednotky pro BLDC motor napájené z palubní sítě letadla 28 V schopné řídit motor do 10 A. Maximální výkon motoru je okolo 250 W. Důležitým předpokladem jednotky je možnost řídit různě velké motory bez nutnosti měnit zapojení desky, pouze pomocí konfiguraci v pomocné paměti jednotky. K řízení různých motorů tedy stačí jedna jednotka s jedním programem bez nutnosti jakkoli do jednotky zasahovat.
Digitální elektronický hudební syntezátor s analogovým řízením pro platformu Eurorack
Klecl, Martin ; Číž, Radim (oponent) ; Schimmel, Jiří (vedoucí práce)
Tato práce seznamuje s tématem digitálního zpracování zvuku u modulárních syntezátorů a s návrhem digitálního oscilátoru pro platformu Eurorack. Úvod teoretické části se věnuje popisu základních pojmů a prvků používaných u modulárních syntetizérů. Dále jsou rozebrány jednotlivé metody zvukové syntézy. Druhá část teorie se věnuje oboustrannému převodu mezi spojitou a číslicovou formou zvukového signálu a následnému digitálnímu zpracování pomocí DSP procesorů, se zaměřením na architekturu ARM. Praktická část práce je věnována návrhu digitálního oscilátoru, který slouží ke generování periodických průběhů bez aliasingového zkreslení. Modul dále umožňuje několik druhů modulací, nelineární tvarování vln a disponuje několika vstupy pro připojení řídících napětí nebo externích zvukových signálů.
Aplikované využití DSP bloků v Intel FPGA
Kondys, Daniel ; Pokorný, Jiří (oponent) ; Smékal, David (vedoucí práce)
Tato bakalářská práce se zabývá využitím DSP bloků zejména na FPGA Stratix 10 DX 2800 pro implementaci čítače a~komparátoru. V teoretické části je zběžně popsán protokol Ethernet, vysvětlena souvislost síťových karet s~FPGA čipy, následně je popsána jejich struktura a obecný postup při návrhu digitálního obvodu pro FPGA. V~poslední podkapitole této části jsou podrobně rozebrány DSP bloky na FPGA Virtex UltraScale+ XCVU7P a~Stratix 10 DX 2800. V praktické části je popsána realizace čítače a komparátoru, od jejich návrhu přes vlastní implementaci až po testování. U těchto komponent byly následně měřeny a~vyhodnoceny parametry týkající se spotřeby zdrojů FPGA a maximální frekvence. Nakonec byly tyto komponenty zapojeny do obvodů, které jsou součástí firmwaru pro síťovou kartu COMBO-400g1, a také zde byly měřeny a~vyhodnoceny změny ve spotřebě zdrojů a maximální frekvence.
Adaptivní real-time reverb jako plugin pro herní engine Unity
Konečný, Dominik ; Balík, Miroslav (oponent) ; Kiska, Tomáš (vedoucí práce)
Tato práce se věnuje reverberátorům jako systémům sloužícím k simulaci poslechových prostor a jejich implementaci v rámci herního vývojového prostředí Unity. Cílem této práce bylo vytvořit funkční zásuvný modul pro toto prostředí, který bude schopný pracovat v reálném čase a taky své parametry v reálném čase měnit.

Národní úložiště šedé literatury : Nalezeno 99 záznamů.   předchozí11 - 20dalšíkonec  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.