Národní úložiště šedé literatury Nalezeno 115 záznamů.  začátekpředchozí21 - 30dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Návrh a realizace aplikace LLC měniče pro ověřování konceptů návrhů integrovaných LLC kontrolérů pomocí emulace
Pokorný, Ondřej ; Levek, Vladimír (oponent) ; Prokop, Roman (vedoucí práce)
Tato bakalářská práce se zabývá návrhem LLC měniče, který bude sloužit pro ověřování prototypů integrovaných obvodů, respektive jejich aplikace. V práci je rozebráno a vysvětleno, proč byl vybrán právě měnič typu LLC. Práce pokračuje rozborem tohoto měniče a popisem jeho činnosti. Stěžejním bodem této práce je numerický návrh se zadanými parametry, který je zakončen simulací, jenž ověřuje vypočtené hodnoty. Finálním výsledkem práce je návrh celého zapojení LLC měniče a testovací desky (modulu) a jejich realizace na DPS. Práce je zakončená ověřením celé konstrukce pomocí navržené testovací desky při praktickém měření. V práci je mimo jiné proveden návrh vlastní konstrukce transformátoru a je rozebrána problematika magnetických obvodů pro LLC měniče.
Vysokofrekvenční oscilátor v technologii CMOS
Lang, Radek ; Musil, Vladislav (oponent) ; Prokop, Roman (vedoucí práce)
Tento projekt se zabývá problematikou návrhu oscilátoru jako funkčního bloku na čipu integrovaného obvodu ve funkci generátoru hodinových impulzů. Stabilita frekvence oscilátoru je ovlivněna zejména změnami napájecího napětí, teplotními výkyvy a procesními odchylkami při výrobě integrovaných obvodů. Snahou je navrhnout generátor hodinového signálu s dostatečnou frekvenční stabilitou, nízkou spotřebou a malou plochou na čipu. Práce se zabývá druhy oscilátorů a jejich základními stavebními prvky vhodnými pro danou aplikaci. Dále se zabývá studiem a návrhem teplotně a procesně kompenzačního obvodu, generujícího řídící proud pro oscilátor, který zajišťuje frekvenční stabilizaci výstupního signálu.
Chybová analýza a optimalizace nízkonapěťové BG reference
Koukol, Martin ; Kledrowetz, Vilém (oponent) ; Prokop, Roman (vedoucí práce)
Bakalářská práce se zabývá návrhem nízkonapěťové BG reference typu Brokaw a její následnou optimalizací pomocí chybové analýzy k získání přesnosti lepší než ±0,5 % při rozptylu ±4 sigma. Hlavní zaměření práce je samotná chybová analýza a zjištění jednotlivých chybových faktorů ovlivňující přesnost. Návrh a optimalizace napěťové reference byly provedeny v programu Cadence Virtuoso.
Předzesilovače pro zpracování biologických signálů
Derishev, Anton ; Prokop, Roman (oponent) ; Khateb, Fabian (vedoucí práce)
Práce se zabývá problematikou návrhu a optimalizace zesilovačů v technologii CMOS s nízkým napájecím napětím a nízkou spotřebou. Hlavním zaměřením práce je navrhnout zesilovač pro zesílení biologických signálu. V první části práce je stručný úvod do teorie biologických signálů. Dále práce obsahuje stručný popis metod zpracování biologických signálů a jejich vlastnosti. Důležitou částí práce je popis metod pro snížení napájecí napětí zesilovače. Praktická část této práce je zaměřena na návrh zesilovače s nízkým napájecím napětím a s nízkou spotřebou. Všechny aktivní prvky a příklady aplikací byly ověřeny pomocí PSpice simulací s využitím parametrů technologie 0,18 µm TSMC CMOS. Pro ilustraci chování struktur je v diplomové práci zahrnuty simulační výsledky.
Návrh interního napěťového regulátoru pro automobilové aplikace
Bryndza, Ivan ; Šotner, Roman (oponent) ; Prokop, Roman (vedoucí práce)
Práce obsahuje topologický a obvodový návrh lineárního napěťového regulátoru se zaměřením na minimalizaci přenosu rušení z napájeného obvodu do vstupu regulátoru. Regulátor je určen pro integrované obvody snímačů v automobilových aplikacích.
Signálový budič komunikačního protokolu SENT dle SAE J2716
Mutina, Petr ; Levek, Vladimír (oponent) ; Prokop, Roman (vedoucí práce)
Tato diplomová práce se zabývá návrhem výstupního budiče komunikačního protokolu SENT pro automobilové aplikace. Budič je navržen s ohledem na velkou variabilitu výstupní kapacity, která se pohybuje v rozmezí od 0 do 10 nF. Důležitou vlastností budiče je schopnost tvarovat výstupní signál, aby bylo zamezeno vzniku velkého elektromagnetického rušení. V první kapitole je proveden teoretický rozbor problematiky včetně rozboru současného řešení. Druhá kapitola je zaměřena na návrh konceptu. Třetí kapitola diskutuje samotný návrh výstupního budiče a v poslední kapitole jsou prezentovány výsledky simulací provedeného návrhu.
Návrh převodníku DA s plně diferenčním výstupem v technologii CMOS
Mácha, Petr ; Prokop, Roman (oponent) ; Kledrowetz, Vilém (vedoucí práce)
Tato diplomová práce se zabývá návrhem osmibitového digitálně – analogového převodníku s plně diferenčním výstupem v technologii I3T25 firmy ON Semiconductor. Práce obsahuje popis základních zapojení a vlastností digitálně-analogových převodníků. Hlavní zaměření práce je v navržení převodníku a pomocných obvodů na tranzistorové úrovni. Funkčnost navrženého obvodu je ověřena pomocí simulačního prostředí Cadence.
Návrh spínaného komparátoru a jeho srovnání s komparátorem v topologii operačního zesilovače
Mrázek, Petr ; Kledrowetz, Vilém (oponent) ; Prokop, Roman (vedoucí práce)
Hlavní náplní této práce je návrh čtyř základních topologií spínaných komparátorů a komparátoru typu operační zesilovač. Úvodní část bakalářská práce se zabývá popisem, srovnáním a principy činnosti komparátorů typu operační zesilovač a spínaných komparátorů. V praktické části této práce je nejprve proveden samotný návrh všech zmíněných topologií spínaných komparátorů a komparátoru typu operační zesilovač. Následně jsou vzájemně porovnány především z hlediska jejich rychlosti, přesnosti, velikosti zpětného šumu a spotřeby. V závěru praktické části je proveden návrh těchto čtyřech základních topologií spínaných komparátorů znovu, a to již s na ně aplikovanými technikami pro redukci zpětného šumu. Celou práci uzavírá vyhodnocení jednotlivých získaných poznatků.
Implementace frekvenční a amplitudové modulace do obvodu FPGA
Veškrna, Filip ; Prokop, Roman (oponent) ; Fujcik, Lukáš (vedoucí práce)
Tato bakalářská práce se zabývá návrhem amplitudového modulátoru v obvodu FPGA. Teoretická část obsahuje popis principů amplitudové, frekvenční a Sigma-Delta modulace a shrnuje normy pro rozhlasové vysílání v České republice. V praktické části je řešen návrh vstupního Sigma-Delta A/D převodníku s využitím jednoduchých pasivních součástek včetně návrhu vstupních digitálních filtrů CIC a FIR pomocí programu MATLAB. Je také popsán návrh náhledové tabulky pro funkci sinus, bloků pro úpravu a násobení vzorků signálu a také výstupní Sigma-Delta D/A převodník. Celý obvod je popsán v jazyce VHDL.
Návrh nízko-příkonového interního napěťového regulátoru pro automobilové aplikace
Šojdr, Marek ; Kledrowetz, Vilém (oponent) ; Prokop, Roman (vedoucí práce)
Tato diplomová práce se zabývá problematikou návrhu integrovaného regulátoru napětí. V práci jsou rozebrány topologie lineárních regulátorů napětí a jejich stabilita. Část práce se zabývá popisem a simulacemi bloků zvolené topologie regulátoru. Práce popisuje úskalí návrhu integrovaného obvodu v automobilovém průmyslu. V práci je vysvětleno zapojení navrhnutého regulátoru. Práce se zaměřuje také na stabilitu zapojení. Následně prezentuje provedené simulace. Probírá problematiku layoutu integrovaných obvodů a navrhnutého napěťového regulátoru.

Národní úložiště šedé literatury : Nalezeno 115 záznamů.   začátekpředchozí21 - 30dalšíkonec  přejít na záznam:
Viz též: podobná jména autorů
5 Prokop, Radek
2 Prokop, Radim
2 Prokop, Rudolf
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.