Název:
An FPGA-based fault injector for TSC circuits
Překlad názvu:
Injektor poruch pro TSC obvody založený na FPGA
Autoři:
Kafka, Leoš Typ dokumentu: Příspěvky z konference Konference/Akce: Počítačové architektury a diagnostika 2005. PAD 2005, Lázně Sedmihorky (CZ), 2005-09-21 / 2005-09-23
Rok:
2005
Jazyk:
eng
Abstrakt: [eng][cze] Newer FPGA devices are more susceptible to faults, especially transient faults. Some kind of concurrent error detection approach has to be used to avoid system failure due to these aults. To obtain the totally self checking property is the goal in most cases, but it's often impossible. It's useful to evaluate numbers of detectable and undetectable faults. An FPGA-based fault injector capable to get these values is presented in this paper. It's implemented in Atmel FPSLIC and uses dynamic reconfiguration.Článek se zabývá simulací poruch v úplně samočinně kontrolovaných obvodech implementovaných v FPGA. Pro simulaci poruch byl použit softwarový simulátor a hardwarový injektor, využívající dynamickou rekonfiguraci pro vkládání poruch. Článek obsahuje výsledky experimentů a porovnání obou metod.
Klíčová slova:
concurrent error detection; fault simulation; FPGA Číslo projektu: CEZ:AV0Z10750506 (CEP), 1QS108040510 (CEP) Poskytovatel projektu: GA MŠk Zdrojový dokument: Počítačové architektury a diagnostika
Instituce: Ústav teorie informace a automatizace AV ČR
(web)
Informace o dostupnosti dokumentu:
Dokument je dostupný v příslušném ústavu Akademie věd ČR. Původní záznam: http://hdl.handle.net/11104/0131514