Národní úložiště šedé literatury Nalezeno 151 záznamů.  začátekpředchozí41 - 50dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Akcelerace šifrovacích algoritmů pomocí FPGA
Gajdoš, Miroslav ; Kaštil, Jan (oponent) ; Šimek, Václav (vedoucí práce)
Tato práce se zabývá možností akcelerace šifrovacích algoritmů pomocí rekonfigurovatelných obvodů FPGA a zkoumáním rozdílu rychlosti implementace oproti implementaci softwarové. Práce popisuje základy šifrování a akcelerace algoritmů na FPGA. Dále se zabývá procesem návrhu, implementace, simulace a syntézy výsledné implementace. Provádí rozbor dosaženého řešení. Cílem projektu bylo vytvořit funkční řešení akcelerovaného algoritmu, tím umožnit jeho další použití v reálném provozu a dále vytvoření česky psaného materiálu o této problematice.
Akcelerace evolučního návrhu obvodů na úrovni tranzistorů na platformě Zynq
Mrázek, Vojtěch ; Sekanina, Lukáš (oponent) ; Vašíček, Zdeněk (vedoucí práce)
Cílem této práce je návrh a realizace hardwarové jednotky umožňující automatickou syntézu integrovaných obvodů na úrovni tranzistorů. Práce je rozdělena na dvě části. První, teoretická část, se věnuje metodám návrhu obvodů s MOSFET tranzistory a problematice evolučních algoritmů. Dále rozebírá aktuální výsledky výzkumu v této oblasti a navazuje popisem nového přístupu evolučního návrhu a optimalizace číslicových obvodů na úrovni tranzistorů. Následující část se zabývá popisem hardwarové jednotky, která tuto novou metodu akceleruje na obvodu Zynq integrující procesor ARM a programovatelnou logiku. Funkčnost metody je prezentována na optimalizaci vícevstupých obvodů. Hardwarová jednotka byla využita v evolučním návrhu dvou a třívstupých hradel.
Akcelerace RSA na GPU
Balogh, Tomáš ; Jaroš, Jiří (oponent) ; Vašíček, Zdeněk (vedoucí práce)
Tato bakalářská práce se zabývá implementací obecného algoritmu RSA prostřednictvím Montgomeryho násobení pro grafické karty. Pro vybranou platformu CUDA jsou vytvořeny čtyři verze implementace s cílem dosáhnutí co nejvyššího zrychlení výpočtu v porovnání s výpočtem na procesoru. Zrychlení výpočtu je kromě jiného dosaženo paralelizací aritmetických operací sčítání a násobení velkých čísel.
Design of Communication system among Moving Vehicles
Klampár, Marián ; Polívka, Michal (oponent) ; Škorpil, Vladislav (vedoucí práce)
The purpose of this thesis is to show up possibilities of inter-vehicle communication and to introduce new approaches in communication for the purpose of enhancing the security and the fluency of vehicle transportation. This thesis also highlights vulnerabilities in communication. The main goal is the analysis of existing technology and the design of protocol for data transfer with focus on minimizing handover time of informations. Part of the design is a simulation of communication based on acquired information.
Acceleration of Object Detection Using Classifiers
Juránek, Roman ; Kälviäinen, Heikki (oponent) ; Sojka, Eduard (oponent) ; Zemčík, Pavel (vedoucí práce)
Detection of objects in computer vision is a complex task. One of most popular and well explored  approaches is the use of statistical classifiers and scanning windows. In this approach, classifiers learned by AdaBoost algorithm (or some modification) are often used as they achieve low error rates, high detection rates and they are suitable for detection in real-time applications. Object detection run-time which uses such classifiers can be implemented by various methods and properties of underlying architecture can be used for speed-up of the detection.  For the purpose of acceleration, graphics hardware, multi-core architectures, SIMD or other means can be used. The detection is often implemented on programmable hardware.  The contribution of this thesis is to introduce an optimization technique which enhances object detection performance with respect to an user defined cost function. The optimization balances computations of previously learned classifiers between two or more run-time implementations in order to minimize the cost function.  The optimization method is verified on a basic example -- division of a classifier to a pre-processing unit implemented in FPGA, and a post-processing unit in standard PC.
Vyhlídková věž v oblasti jihovýchodní Moravy
Vrbka, Jan ; Straka, Bohumil (oponent) ; Šmak, Milan (vedoucí práce)
Diplomová práce je studií návrhu vyhlídkové věže z lepeného nebo rostlého dřeva a oceli. Jsou předloženy varianty kotvené a nekotvené věže, z nichž jedna je vypracována podrobněji včetně detailů. Součástí odevzdání je stručné shrnutí problematiky zatížení vyhlídkových věží (především větru) a jejich posuzování z hlediska prvního mezního stavu, deformace a komfortu (zrychlení). Výška finální konstrukce je 60m. Věž je tvořena prostorovou nekotvenou příhradovou strukturou z ocelových profilů různé jakosti a z profilů z lepeného dřeva, spojených především kolíkovými spoji s vloženými styčníkovými plechy. Do hlavní konstrukce je zavěšeno lehké ocelové schodiště.
Návrh back-endu pro analytický dashboard pozičního systému
Hrivňák, Marek ; Bardonek, Petr (oponent) ; Šimek, Václav (vedoucí práce)
Táto práca sa zaoberá optimalizáciou pôvodného riešenia a navrhnutím nového riešenia pre ukladanie a spracovanie pozičných dát nástroja Sage Analytics systému RTLS vytvoreného spoločnosťou Sewio Networks s.r.o. Cieľom tejto práce je nájdenie a aplikácia spôsobu akým je možné skrátiť čas vyhotovenia metrík nástroja Sage Analytics. Optimalizáciou pôvodného riešenia v tejto práci sa podarilo jednoduchým spôsobom (bez nutnosti úpravy implementácie) výrazne zrýchliť proces zhotovovania metrík (pre časový interval 24 hodín zobrazovaných dát) v priemere až o 503 %. Navrhnuté riešenie využíva k ukladaniu pozičných dát databázu InfluxDB a upravuje spracovanie dát takým spôsobom, aby bolo kompatibilné s využitím nového spôsobu ukladania a získavania pozičných dát. Súčasťou nového riešenia je aj vytvorenie testov pre kontrolu správnosti navrhnutého riešenia. Aplikovanie tohto riešenia prináša zrýchlenie pri procese zhotovenia metrík (pre časový interval 24 hodín zobrazovaných dát) od 725 % až po 2085 % a v priemere až okolo 1010 %. Súčasťou práce je aj vykonanie niekoľkých experimentov, ktoré majú za cieľ priblížiť dôvody dĺžky trvania metrík v nástroji Sage Analytics.
Měření jízdních manévrů prostředků hromadné přepravy osob
Habr, Vojtěch ; Semela, Marek (oponent) ; Bilík, Martin (vedoucí práce)
Diplomová práce se zabývá pohodlím a bezpečností cestujících při využívání vozidel městské hromadné dopravy. Úvodní část shrnuje dosavadní realizované studie a experimenty na podobné téma. Dále rozebírá především vývoj noční dopravy v rámci MHD v Brně. Experimentální část popisuje metodiku a interpretuje výsledky experimentálního měření jízdních manévrů vozidel přístrojem XL Meter spolu se subjektivním hodnocením cestujících. Na základě výstupů z těchto činností stanovuje mezní hodnoty podélného a příčného zrychlení pro komfortní a bezpečnou jízdu. Kromě toho je kladen důraz také na porovnání průjezdů měřenými místy ve dne a v noci. V analýze učiněných zjištění jsou výsledky srovnávány s dříve provedenými experimenty.
Neuronové sítě s ozvěnou stavu pro předpověď vývoje finančních trhů
Pospíchal, Ondřej ; Mašek, Jan (oponent) ; Burget, Radim (vedoucí práce)
Tato práce se zabývá neuronovou sítí s ozvěnou stavu a urychlením jejího učení implementací na grafický procesor. V teoretické části práce jsou obecně uvedeny neuronové sítě a několik vybraných typů neuronových sítí, ze kterých vychází síť s ozvěnou stavu. Dále jsou uvedeny další algoritmy používané pro analýzu časových řad a v neposlední řadě byly také stručně popsány nástroje, které byly použity v praktické části práce. Praktická část popisuje tvorbu akcelerované varianty sítě s ozvěnou stavu. Následně je popsána tvorba vstupních datových souborů reálných finančních indexů, na kterých byla poté síť s ozvěnou stavu a ostatní algoritmy testovány. Analýzou této akcelerované varianty bylo zjištěno, že její rychlost učení nesplnila teoretická očekávaní. Akcelerovaná varianta pracuje pomaleji, avšak s větší přesností. Analýzou výsledků měření dalších algoritmů bylo zjištěno, že nejvyšších přesností dosahují řešení pracující na principu neuronových sítí.
Návrh řídícího systému motocyklu k potlačení jezdeckých chyb vedoucích k nehodám
Přibyl, Tomáš ; Liška, Jiří (oponent) ; Zuth, Daniel (vedoucí práce)
Práce řeší obecný návrh systému automatického řízení výkonu motoru a brzdného účinku motocyklu tak, aby nedocházelo ke zbytečným nebezpečným situacím a ke zlepšení jízdních vlastností a k potlačení příčin vzniku nehody vlivem chybných rozhodnutí řidiče. Je požadováno navrhnout obecný systém, založený především na návrhu senzoriky a řídících obvodů, jejich vzájemných vazeb, návrh řídícího procesoru, který bude bez vědomí řidiče zasahovat do řízení motocyklu.

Národní úložiště šedé literatury : Nalezeno 151 záznamů.   začátekpředchozí41 - 50dalšíkonec  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.