Národní úložiště šedé literatury Nalezeno 5 záznamů.  Hledání trvalo 0.00 vteřin. 
Digital signal processing application based on residue number system
Rolko, Maroš ; Bohrn, Marek (oponent) ; Younes, Dina (vedoucí práce)
This work deals with residue number system and its applications in digital circuits. The first part is VHDL design of different adder types in residue number system and their comparison with regular adders. The second part is VHDL implementation of image processor that computes in residue number system and its performance analysis. Presented text contains description of design procedures and presentation of analysis results.
Návrh vývojového kitu s obvodem FPGA
Zach, Petr ; Levek, Vladimír (oponent) ; Fujcik, Lukáš (vedoucí práce)
Tato bakalářská práce se zabývá návrhem vývojového kitu s FPGA obvodem pro vývoj a implementaci logických obvodů. První kapitola popisuje různé typy programovatelných logických obvodů a srovnává jejich výhody a nevýhody. Také popisuje nejznámější způsoby konfigurace programovatelných logických obvodů a porovnává je mezi sebou. Druhá kapitola podrobně rozebírá architekturu Xilinx FPGA obvodu 7. řady. Třetí kapitola popisuje návrh vývojového kitu a programovacího zařízení. Také jsou zde shrnuty dostupné prostředky použitého FPGA obvodu, podrobně rozebrány periferie, které se na vývojovém kitu nachází a porovnání s vývojovými kity dostupnými na trhu. Poslední kapitola nastiňuje problematiku výroby prototypu vývojového kitu a jeho testování.
Návrh vývojového kitu s obvodem FPGA
Zach, Petr ; Levek, Vladimír (oponent) ; Fujcik, Lukáš (vedoucí práce)
Tato bakalářská práce se zabývá návrhem vývojového kitu s FPGA obvodem pro vývoj a implementaci logických obvodů. První kapitola popisuje různé typy programovatelných logických obvodů a srovnává jejich výhody a nevýhody. Také popisuje nejznámější způsoby konfigurace programovatelných logických obvodů a porovnává je mezi sebou. Druhá kapitola podrobně rozebírá architekturu Xilinx FPGA obvodu 7. řady. Třetí kapitola popisuje návrh vývojového kitu a programovacího zařízení. Také jsou zde shrnuty dostupné prostředky použitého FPGA obvodu, podrobně rozebrány periferie, které se na vývojovém kitu nachází a porovnání s vývojovými kity dostupnými na trhu. Poslední kapitola nastiňuje problematiku výroby prototypu vývojového kitu a jeho testování.
Rozhraní typu I2C a jejich implementační možnosti v technologiích ASIC
Podzemný, Jakub ; Ambrož, Jaromír (oponent) ; Fujcik, Lukáš (vedoucí práce)
Práce se zabývá možnostmi implementace I2C, SMBus a PMBus rozhraní v současných technologiích ASIC. V první části se práce zaměřuje na popis jednotlivých sběrnic a jejich vzájemných rozdílů dle nejnovějších specifikací z digitálního a funkčního pohledu. Analogová část problematiky je zde z velké části zanedbána. Dále se práce zabývá porovnáním vybraných I2C/SMBus slave modulů vytvořených firmou ON Semiconductor, popsaných v jazyce Verilog HDL, z hlediska počtu klopných obvodů, funkčnosti a především vhodnosti pro jejich optimalizaci a rozšíření na PMBus slave modul. V poslední části se práce zabývá návrhem jednotlivých rozhraní na bázi I2C, tedy návrhem modulů I2C slave, SMBus slave a PMBus slave v jazyce Verilog HDL.
Digital signal processing application based on residue number system
Rolko, Maroš ; Bohrn, Marek (oponent) ; Younes, Dina (vedoucí práce)
This work deals with residue number system and its applications in digital circuits. The first part is VHDL design of different adder types in residue number system and their comparison with regular adders. The second part is VHDL implementation of image processor that computes in residue number system and its performance analysis. Presented text contains description of design procedures and presentation of analysis results.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.