Národní úložiště šedé literatury Nalezeno 19 záznamů.  1 - 10další  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Communication assembly for optical cableless linking
Kapuš, Martin ; Kovář, Jan (oponent) ; Kolka, Zdeněk (vedoucí práce)
This Graduate Thesis is about communication module for optical wireless network. This device read data from RS232 port and two analog inputs and sends it through internet to a remote Computer. Furthermore allows voice communication between local user on module and user on remote computer. Device allows communication with standard headphones and microphone, or with Bluetooth handsfree. Basic part is microprocessor MCF5223 and Bluetooth Ezurio BISM II module. Control program has been written in C language. Printed circuit is created by EAGLE program. This device is managed via web interface and settings have been stored into EEPROM memory. Work contains description of separately parts and blocks, source code of program, description of source code and printed circuit designs.
Laboratorní přípravek pro demonstraci programovatelných logických obvodů
Svoboda, Stanislav ; Kubíček, Michal (oponent) ; Kolouch, Jaromír (vedoucí práce)
Následující bakalářská práce se zabývá řešením laboratorního přípravku pro výuku práce s obvody CPLD firmy ALTERA včetně návrhu plošného spoje a v závěrečné části i samotnou realizací celého přípravku pro výuku práce s obvody CPLD. Při konstrukci přípravku je použit CPLD obvod firmy ALTERA a to typ EPM 7064SLC44. Celý přípravek je navržen jako samostatný celek, který je schopen po připojení ke zdroji napájecího napětí samostatné funkce. Přípravek lze prakticky libovolně dodatečně rozšiřovat připojením volitelných periferií.
Laboratorní přípravek pro vývoj aplikací obvodů CPLD firmy Altera
Gajdošík, Petr ; obrany, Petr Bojda, Univerzita (oponent) ; Kolouch, Jaromír (vedoucí práce)
V diplomové práci se zaměřuji na návrh schematu laboratorního přípravku a prostudování způsobů programování obvodů CPLD firmy Altera. Přípravek slouží pro vývoj a demonstraci aplikací v obvodech CPLD firmy Altera. Přípravek je navržen pro programování kabely Altera a Presto (výrobce ASIX). Vstupní signály jsou realizovány soustavou přepínačů a tlačítek na desce. Stavy výstupů jsou zobrazovány na LED diodách, případně na připojeném multiplexním displeji. Uživatel má možnost připojit externí zařízení, přes externí vstupy. Práce je dále zaměřena na návrh desky plošných spojů laboratorního přípravku, následné výrobě, oživení přípravku a ověření kompatibility programátorů ALTERA a PRESTO. Závěr práce je zaměřen na práci s návrhovým prostředím QUARTUS II. Zejména se jedná o návod na práci se šablonami a simulací VHDL konstrukcí.
Vzorové úlohy ve VHDL
Huzlík, Petr ; Macho, Tomáš (oponent) ; Holek, Radovan (vedoucí práce)
Tato bakalářska prace navazuje na semestralní projekt a zabývá se jazykem VHDL a obvody FPGA a CPLD firmy Xilinx. Dále pak má tato práce za cíl popsat, jak zacházet s vývojovým prostředím WebPack, kde je popsáno jak realizovat nový projekt. Jsou zde popsány různé metody návrhu úlohy v tomto vývojovém prostředí. Nakonec jsou také uvedeny některé vzorové příklady ve VHDL.
Laboratorní přípravek pro experimentální práci s obvody CoolRunner
Gajdošík, Petr ; Kubíček, Michal (oponent) ; Kolouch, Jaromír (vedoucí práce)
Bakalářská práce je zaměřena na programování obvodu CPLD řady CoolRunner – II společnosti Xilinx pomocí sběrnice USB. V dnešní době je tato sběrnice a její užití nedílnou součástí mnoha zařízení. Tyto programovatelné obvody jsou dosti využívané, hlavně pro jejich rychlost a flexibilitu. Dají se využít v mnoha aplikacích. Úkolem je navrhnout laboratorní přípravek, který se bude skládat ze vstupů realizovaných přepínači, výstupů realizovaných signalizačními diodami LED a 7segmentového displeje. A dále s možností připojit další externí vstupy a výstupy. Práce bude doprovázena i příklady aplikací v jazyce VHDL.
Programování obvodů PLD pomocí mikroprocesorů
Petrilak, Michal ; Fedra, Zbyněk (oponent) ; Kubíček, Michal (vedoucí práce)
Tato práce se zabývá konfigurací obvodů FPGA firmy Xilinx pomocí mikrokontroleru, popisuje jednotlivé metody konfigurace a vybírá nejvhodnější pro realizaci. Dále je pozornost věnována vyběru mikrokontroleru a přídavného hardwaru. Závěrečná část je věnována tvorbě softwaru pro konfigurační mikrokontroler i obslužný software pro počítač. Navrhovaný programátor má sloužit jako levná náhrada komerčních programátorů od firmy Xilinx.
Návrh elektroniky pro řízení dvoukolového nestabilního vozidla
Bastl, Michal ; Klimeš, David (oponent) ; Chalupa, Jan (vedoucí práce)
Tato diplomová práce je součástí projektu, na kterém pracují dva studenti. Cílem projektu je návrh bezpečnější elektroniky pro nestabilní balancující vozidlo HUMMER a implementace pokročilé diagnostiky a detekce chyb. V první části projektu byla na původní vozidlo použita FMEA analýza a vytvořena nová koncepce vozidla. Část projektu, kterou popisuje tato práce se zabývá návrhem nového hardwaru. Navržena a otestována byla výkonová elektronika, řídící jednotka a systém napájení elektroniky. Výstupem práce jsou vyrobené prototypy umožňující další testovaní nové koncepce.
Řízení krokových motorů s CPLD
Daněk, Jan ; Kolouch, Jaromír (oponent) ; Kováč, Michal (vedoucí práce)
Tématem mé bakalářské práce je řízení krokových motorů s CPLD. Vytvoření radiově řízeného anténního rotátoru. Řízení je prováděno osobním počítačem pomocí RF obvodů. Práce obsahuje objasnění konstrukce a principu krokových motorů. Základní strukturu CPLD obvodů a její aplikaci pro vytvoření řídícího obvodu. Probrány jsou možnosti snímání polohy, uložení dat obvodem CPLD a radiového spojení. Výsledkem práce je návrh řídícího programu v jazyku VHDL, vytvoření zařízení realizovaného pomocí vývojové desky. K vývojové desce je připojen radiový přijímací obvod a budící obvod krokového motoru. Vysílací část je samostatně připojená k osobnímu počítači nebo jinému zařízení pomocí rozhranní RS232. V práci jsou navrženy desky plošných spojů vysílací a přijímací části. Pro osobní počítač je vytvořen program pro přenos dat komunikující s RS232.
Digital signal of pressure senzors processing using CPLD
Zátura, Michal ; Fedra, Zbyněk (oponent) ; Kováč, Michal (vedoucí práce)
The goal of this bachelor’s thesis is to design electronic part of the scanning system used to measure altitude. The electronic part is designed as module connected to the development platform XC2-XL. This module is realized like PCB. The principles of the signal processing of the signal from the pressure sensor MPXH6250, particular blocks of the designed module and principle of the barometrical altitude measuring are also described in this thesis. Thesis briefly informs about designing environment Xilinx ISE, VHDL language, the principle and the application of the pressure sensors, the structure of the programmable logic device CPLD and FPGA, the development platforms XC2-XL, the Xilinx Spartan-3 Starter Kit, the programmable logic devices CPLD Coolrunner-II XC2C256 and Spartan-3 XC3S200 FPGA used on the development platforms. The very important part is to design algorithm for processing the logarithm in the digital logic and it´s implementation in VHDL language.
Malý digitalní osciloskop
Mitáš, Daniel ; Bohrn, Marek (oponent) ; Pavlík, Michal (vedoucí práce)
Náplní tohoto projektu je návrh a realizace digitálního paměťového osciloskopu, založeného na osobním počítači, a jeho ovládacího programu. Modul osciloskopu komunikuje s ovládacím programem, nainstalovaným na osobním počítači, pomocí USB sběrnice. Modul osciloskopu disponuje 2 analogovými a 22 digitálními vstupy.

Národní úložiště šedé literatury : Nalezeno 19 záznamů.   1 - 10další  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.