Národní úložiště šedé literatury Nalezeno 51 záznamů.  začátekpředchozí42 - 51  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Vysílání paketů na 100 Gb/s Ethernetu
Hummel, Václav ; Dvořák, Milan (oponent) ; Matoušek, Jiří (vedoucí práce)
Platforma NetCOPE slouží pro rychlý vývoj hardwarově akcelerovaných síťových aplikací na COMBO kartách. Nezbytnou součástí této platformy je i výstupní síťový modul, který návrháři pomáhá s implementací linkové vrstvy síťového modelu ISO/OSI, především pod- vrstvy MAC. Tato bakalářská práce se zabývá návrhem, implementací a verifikací tohoto modulu pracujícího na rychlosti 100 Gb/s. Dále byla vytvořena aplikace nad platformou NetCOPE pro odesílání krátkých vzorků síťového provozu uložených ve statické paměti QDR. Odesílání je řízeno podle přesných časových značek. Celý systém byl nasazen na kartě COMBO a ověřen pomocí síťového analyzátoru.
Distribuce síťového provozu na více-jádrové procesory
Straňák, Peter ; Kořenek, Jan (oponent) ; Martínek, Tomáš (vedoucí práce)
Obsahem této bakalářské práce je návrh a popis implementace ovladače pro platformu NetCOPE. Tento ovladač má poskytovat rychlé přenosy mezi hardwarem a softwarem i více-vláknovým aplikacím. Driver je určen pro operační systémy Linux a je upraven tak, že umožnuje více aplikacím současný přístup ke kartě. V práci jsou uvedeny základní informace potřebné pro jeho úpravu a také implementační detaily jednotlivých funkcí. Důraz je kladen na vysokou datovou propustnost. Součástí implementace je i úprava uživatelské knihovny, která s ovladačem spolupracuje.
Grafické uživatelské rozhraní pro generátor paketů
Chromčák, Michal ; Kováčik, Michal (oponent) ; Matoušek, Jiří (vedoucí práce)
Vzhledem ke stále se zvyšujícím požadavkům na rychlost veškerých hardwarových a softwarových komponent se nalézají řešení, která principiálně mohou dosahovat přijatelnějších parametrů, než řešení běžně známá. Jedním z nich je na poli generování umělého síťového provozu použití softwaru s hardwarovou akcelerací. Pomocí tohoto přístupu byl implementován generátor paketů, ve verzi bez grafického uživatelského rozhraní. Aby se tento systém mohl více rozšířit do kruhu cílových uživatelů, vznikla potřeba grafické uživatelské rozhraní vytvořit. Tato bakalářská práce popisuje návrh rozhraní, jeho implementaci v jazyku JavaFX, testování na skutečných uživatelích a zároveň obsahuje tutoriál sloužící k demonstraci práce s rozhraním.
Jednotka pro řízení rychlých DMA přenosů s generickým počtem kanálů
Špinler, Martin ; Kořenek, Jan (oponent) ; Martínek, Tomáš (vedoucí práce)
Práce se zabývá tvorbou hardwarové jednotky, která realizuje DMA přenosy mezi periferním zařízením a pamětí RAM. Jednotka je vyvíjena na platformě NetCOPE, vytvořené pro karty Combo s programovatelným hradlovým polem. I když jde o kartu primárně určenou k akceleraci zpracování síťového provozu, jednotku je možné použít univerzálně.
Implementace a verifikace vstupních a výstupních síťových bloků
Matoušek, Jiří ; Kaštil, Jan (oponent) ; Tobola, Jiří (vedoucí práce)
V rámci platformy NetCOPE se vstupní a výstupní síťové bloky používají pro odstínění návrháře síťové aplikace od problémů s implementací linkové vstvy síťového modelu ISO/OSI, zvláště pak její MAC podvrstvy. Tato bakalářská práce se zabývá návrhem, implementací a verifikací takovýchto bloků pracujících na rychlosti 10 Gb/s. Navržený vstupní síťový blok provádí kontrolu příchozích rámců a umožňuje zahazování těchto rámců na základě výsledků prováděných kontrol. Výstupní síťový blok podporuje nahrazování zdrojové MAC adresy rámce a doplnění pole FCS. Součástí obou síťových bloků jsou také různé druhy čítačů rámců. Navržené síťové bloky byly otestovány na kartách COMBO v rámci platformy NetCOPE a bylo pro ně navrženo verifikační prostředí pro jazyk SystemVerilog.
Návrh síťových aplikací na platformě NetCOPE
Hank, Andrej ; Kořenek, Jan (oponent) ; Martínek, Tomáš (vedoucí práce)
Monitorování a zaručení bezpečnosti vysoko-propustných sítí s rychlostmi od 1 do 100 Gb/s si vyžaduje hardwarovou akceleraci. Platforma NetCOPE pro rychlý vývoj síťových aplikací využívá akceleraci hardwarovou kartou s technologií FPGA přístupem "Hardware/Software Codesign". Zvýšení výkonnosti softwarové části platformy je podmíněno paralelním zpracováním aplikací pro využití více jader procesoru. Tato práce analyzuje architekturu platformy NetCOPE a možnosti paralelního zpracování standardních síťových aplikací, navrhuje modely využití více jader procesoru umožněním souběžného zpracování dat nad platformou NetCOPE, a následně je implementuje. Podpora modelů je integrovaná do vrstvy systémových ovladačů systému Linux a uživatelských knihoven, které vytváří jednoduché rozhraní pro využití této podpory. Pro dosáhnutí vysoké propustnosti řešení se práce věnuje jeho optimalizacím. Dosáhnuté výsledky jsou změřené vytvořenými testovacími nástroji.
Hardwarové předzpracování paketů pro urychlení síťových aplikací
Vondruška, Lukáš ; Mikušek, Petr (oponent) ; Tobola, Jiří (vedoucí práce)
Tato práce se především zabývá návrhem a implementací FPGA jednotky, která provádí hardwarově akcelerované extrahování hlaviček síťových paketů. S využitím platformy NetCOPE je představeno flexibilní a efektivní řešení poskytující dostatečný výkon pro nasazení ve vysokorychlostních sítích. V teoretické rovině je poskytnut rozbor protokolového modelu a analýza složení datového provozu. Velká část práce je dále věnována klíčovým oblastem v problematice hardwarového předzpracování paketů, jako je klasifikace paketů a podrobná kontrola jejich obsahu. Autor práce v neposlední řadě diskutuje možné technologické platformy využitelné k akceleraci síťových aplikací.
Stavový firewall v FPGA
Žižka, Martin ; Kajan, Michal (oponent) ; Puš, Viktor (vedoucí práce)
Tato práce popisuje analýzu požadavků, návrh a implementaci stavového filtrování paketů do již existujícího bezestavového firewallu. Zabývá se také testováním implementovaného systému. V úvodních dvou kapitolách popisuje vlastnosti vývojové platformy NetCope pro FPGA. Popisuje také princip činnosti firewallu, který zároveň slouží jako specifikace požadavků na stavový firewall. Poté popisuje detailní návrh na úpravy jednotlivých modulů existujícího firewallu a také návrh na vytvoření nových modulů. Zabývá se také implementací navržených modulů a otestováním jejich správné funkčnosti. Závěrem diskutuje současný stav práce a popisuje možná další rozšíření.
Zabezpečení vysokorychlostních komunikačních systémů
Smékal, David ; Martinásek, Zdeněk (oponent) ; Hajný, Jan (vedoucí práce)
Diplomová práce se zabývá šifrováním dat pomocí AES a jejich implementací pomocí jazyka VHDL na síťovou FPGA kartu. V teoretické části práce je vysvětlen algorimus šifrování AES, jeho jednotlivé kroky a použité operační módy. Dále je popsán programovací jazyk VHDL, jeho vývojové prostředí Vivado, FPGA karty a konfigurovatelný framework NetCope. Praktickou částí práce je implementace šifry AES–128 v jazyce VHDL, jejíž výstup byl použit v FPGA kartě, která vykoná šifrování. Pomocí simulace byly efektivně odladěny chyby a dále bylo možné provést syntézu. Toto vše bylo prováděno za pomoci vývojového softwaru Vivado. Posledním krokem praktické části práce bylo testování na kartě COMBO-80G. Na FPGA kartu byly implementovány celkem 4 projekty. Dva z nich jsou šifrování a dešifrování ECB módu AES algoritmu a zbylé dva popisují šifrování a dešifrování módu CBC.
Směrování ve vysokorychlostních počítačových sítích
Vlček, Lukáš ; Hanák, Pavel (oponent) ; Škorpil, Vladislav (vedoucí práce)
Úlohou tejto diplomovej práce je prilbížiť čitateľovi platformu NetCOPE princípom prvého kontaktu s ňou, a to rozobraním jej vnútorných štruktúr - obzvlášť jej aplikačného jadra, a to aj za pomoci jazyka VHDL. Následne práca využíva tieto znalosti pre návrh a implementáciu dvojportového filtračného systému sieťovej premávky, kde sa detailnejšie zameriava na samotný návrh systému v jazyku VHDL.

Národní úložiště šedé literatury : Nalezeno 51 záznamů.   začátekpředchozí42 - 51  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.