Národní úložiště šedé literatury Nalezeno 27 záznamů.  začátekpředchozí17 - 26další  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Výzkum dynamických parametrů porovnávající zvukové nahrávky
Zemánková, Šárka ; Smékal, Zdeněk (oponent) ; Kiska, Tomáš (vedoucí práce)
Tato práce se zabývá analýzou parametrů, souvisejících s dynamikou zvukové nahrávky. Je zde stručně popsána historie zpracování nahrávek v analogové a digitální podobě i průběh zpracování zvukového signálu v současnosti. Následující kapitola obsahuje výběr nejvhodnějších parametrů pro popis zvukové nahrávky, především těch, které popisují dynamiku. Tato práce dále charakterizuje metody, využívané při podobných výzkumech ve světě. Také je zde navržen systém pro výpočet 43 dynamických parametrů a nastíněny možnosti jejich analýzy. Porovnáváno bylo 35 různých interpretací jednoho hudebního díla. Nakonec došlo k zaznamenání vypočítaných parametrů do bodových diagramů a k jejich vyhodnocení pomocí vizuální shlukové analýzy.
Zpracování signálu z digitálních mikrofonů typu MEMS
Koníček, Cyril ; Pristach, Marián (oponent) ; Fujcik, Lukáš (vedoucí práce)
Práce se zabývá návrhem filtrů pro zpracování signálu z digitálního mikrofonu typu MEMS. V práci jsou teoreticky rozebrány typy mikrofonů, struktura digitálního mikrofonu AMDP421, struktura a návrh jednotlivých filtrů jak v programu MATLAB, tak i v jazyce VHDL. Výsledkem práce je vytvoření návrhu filtrů v jazyce VHDL, jeho implementování do hradlového pole FPGA a vytvoření vstupního a výstupního modulu k desce SPARTAN 3 FPGA STARTER KIT pro demonstraci funkce filtru.
Návrh číslicového filtru typu pásmová propust
Dvořák, Vojtěch ; Pristach, Marián (oponent) ; Fujcik, Lukáš (vedoucí práce)
Cílem práce je vysvětlit problematiku digitálních filtrů IIR, ukázat postup návrhu digitálního filtru v prostředí Matlab a navrhnout model ideálního filtru typu pásmová propust s konkrétními parametry v prostředí Matlab. Tento filtr bude následně sloužit jako referenční model pro verifikaci s filtrem popsaným v jazyce VHDL.
Webová demonstrace lineární filtrace
Novotný, Ondřej ; Bařina, David (oponent) ; Černocký, Jan (vedoucí práce)
Cílem této práce je vytvořit demonstrační aplikaci diskrétní lineární filtrace. V úvodní části je shrnuta teorie digitální filtrace a návrhu digitálních filtrů. V následující kapitole jsou obsažena existující řešení. Následuje návrh vlastní aplikace a její implementace. Na závěr jsou uvedeny příklady použití demonstrační aplikace a reakce uživatelů.
Residue Number System Based Building Blocks for Applications in Digital Signal Processing
Younes, Dina ; Brzobohatý, Jaromír (oponent) ; Vlček, Čestmír (oponent) ; Šteffan, Pavel (vedoucí práce)
This doctoral thesis deals with designing residue number system based building blocks to enhance the performance of digital signal processing applications. The residue number system (RNS) is a non-weighted number system that provides carry-free, parallel, high speed, secure and fault tolerant arithmetic operations. These features make it very attractive to be used in high-performance and fault tolerant digital signal processing (DSP) applications. A typical RNS system consists of three main components; the first one is the binary to residue converter that computes the RNS equivalent of the inputs represented in the binary number system. The second component in this system is parallel residue arithmetic units that perform arithmetic operations on the operands already represented in RNS. The last component is the residue to binary converter, which converts the outputs back into their binary representation. The main aim of this thesis was to propose novel structures of the basic components of this system in order to be later used as fundamental units in DSP applications. This thesis encloses improving and designing novel structures of these components, simulating and verifying their efficiency via FPGA implementation. In addition to suggesting novel structures of basic RNS components, a detailed study on different moduli sets that compares and determines the most efficient one for different dynamic range requirements is also presented. One of the main outcomes of this thesis is concluding and verifying the main condition that should be met when choosing a moduli set, in order to improve the timing performance of a DSP application. An RNS-based image processing application is also proposed. Its efficiency, in terms of timing performance and power consumption, is proved via comparing it with a binary-based one. Finally, the main considerations that should be taken into account when choosing to use the binary number system or RNS are also discussed in details.
Digital Programmable Building Blocks with the Residue Number Representation
Sharoun, Assaid Othman ; Mikula, Vladimír (oponent) ; Šimčák, Marek (oponent) ; Musil, Vladislav (vedoucí práce)
In the residue number system, a set of moduli which are independent of each other is given. An integer is represented by the residue of each modulus and the arithmetic operations are based on the residues individually. The arithmetic operations based on residue number system can be performed on various moduli independently to avoid the carry in addition, subtraction and multiplication, which is usually time consuming. However, the comparison and division are more complicated and the fraction number computation is immatured. Due to this, a residue number system is not yet popular in general-purpose computers, though it is extremely useful for digital-signal-processing applications. This thesis deals with the design, simulation and microcontroller implementation of some (residue number system based) building blocks for applications in the field of digital signal processing. The building blocks which have been studied are binary to residue converter, residue to binary converter, residue adder and residue multiplier. New algorithms were also introduced.
Implementace softwarového rádia do FPGA
Šrámek, Petr ; Maršálek, Roman (oponent) ; Prokeš, Aleš (vedoucí práce)
Obecným cílem této práce je implementace softwarově definovaného přijímače do obvodu FPGA. Součástí textu je shrnutí a porovnání několika základních koncepcí hardware určeného pro implementaci softwarových rádií, dále pak způsob číslicové implementace různých prvků rádií jako jsou filtry, směšovače a další. Část textu je také věnována popisu hardwarové platformy, do níž bude přijímač implementován, a softwarové podpory sloužící pro návrh, simulaci a implementaci systémů do hardwaru. Velký význam v rámci práce má část popisující vytvořené přídavné hardwarové komponenty jako filtr, zesilovač a ovládací panel, nejdůležitější však je část vysvětlující návrh vlastní softwarové výbavy přijímače. Je uvedena struktura přijímače pro příjem FM rozhlasu, dále pak složitější systémy obsahující synchronizaci nosné vlny a použitelné pro příjem AM, BPSK a QPSK. Tyto přijímače je možno implementovat do hardwaru a ověřit jejich činnost. Součástí práce je návrh laboratorní úlohy.

Národní úložiště šedé literatury : Nalezeno 27 záznamů.   začátekpředchozí17 - 26další  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.