Národní úložiště šedé literatury Nalezeno 167 záznamů.  začátekpředchozí148 - 157další  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Akcelerace šifrovacích algoritmů pomocí FPGA
Gajdoš, Miroslav ; Kaštil, Jan (oponent) ; Šimek, Václav (vedoucí práce)
Tato práce se zabývá možností akcelerace šifrovacích algoritmů pomocí rekonfigurovatelných obvodů FPGA a zkoumáním rozdílu rychlosti implementace oproti implementaci softwarové. Práce popisuje základy šifrování a akcelerace algoritmů na FPGA. Dále se zabývá procesem návrhu, implementace, simulace a syntézy výsledné implementace. Provádí rozbor dosaženého řešení. Cílem projektu bylo vytvořit funkční řešení akcelerovaného algoritmu, tím umožnit jeho další použití v reálném provozu a dále vytvoření česky psaného materiálu o této problematice.
Teleprezenčně autonomní robot pro průzkum nepřístupných oblastí
Krkavec, Martin ; Janoušek, Vladimír (oponent) ; Rozman, Jaroslav (vedoucí práce)
Předmětem této diplomové práce bylo seznámit se s robotem vyvíjeným na Ústavu inteligentních systémů FIT VUT v Brně. Cílem práce bylo navrhnout a poté implementovat takové hardwarové a softwarové zdokonalení robota, aby pomocí dálkového řízení prováděl teleprezenční průzkum úzké jeskyně včetně autonomního návratu zpět ke vchodu. Dále pak navrhnout možná rozšíření pro další zdokonalení robota.
Tachometr založený na akcelerometru a GPS
Novotný, Tomáš ; Fiala, Jiří (oponent) ; Orság, Filip (vedoucí práce)
Práce se zabývá návrhem a implementací tachometru pro sportovce, který je schopen zobrazit aktuální rychlost a zaznamenávat překonanou trasu. Navrhované součásti systému jsou natolik malé, aby sportovce co nejméně zatěžovaly. Pro zjištění aktuální rychlosti a polohy je využit systém GPS, pro zobrazení aktuální rychlosti pás LED diod, který je umístěn v brýlích sportovce. Záznam je prováděn na paměťovou kartu typu MultiMediaCard, která využívá souborový systém FAT.
Implementace obecného VLIW procesoru v FPGA
Kuběna, Petr ; Přikryl, Zdeněk (oponent) ; Husár, Adam (vedoucí práce)
VLIW procesory jsou paralelní výpočetní zařízení používaná v oblastech od vestavěných systémů po servery. Práce obsahuje popis jejich architektury. Hlavním zaměřením je návrh a následně tvorba vlastního obecného VLIW procesoru s rozsáhlými možnostmi konfigurace. Nedílnou součástí je funkční implementace takového procesoru v jazyce VHDL, kterou je možné vyzkoušet na platformě FITkit.
Návrh minimálního protokolového stacku Bluetooth
Gazda, Martin ; Zbořil, František (oponent) ; Hanáček, Petr (vedoucí práce)
Tato diplomová práce se zabývá návrhem minimálního protokolového stacku Bluetooth využitelného pro vestavné aplikace na platformě FITkit. Tato práce zahrnuje teoretický základ tohoto komunikačního rozhraní. Na jeho základě je vytvořen návrh vlastního komunikačního stacku. Popis vlastní implementace pak zahrnuje všechny implementované vrstvy a problémy, které takováto implementace přináší.
Analyzátor protokolu čipových karet
Dzurňák, Tomáš ; Zbořil, František (oponent) ; Hanáček, Petr (vedoucí práce)
Cílem projektu je vytvoření monitoru komunikace po mezi čtečkou a čipovou kartou s možností diagnostiky a kontroly dodržovaní standardů. V práci se nachází popis standardů, s kterými je potřebné být obeznámen a podrobný popis standardu ISO/IEC 7816-3, který popisuje monitorované protokoly. V práci je taktéž popis vlastností vývojových prostředků a návrh konkrétního řešení aplikace.
Bezpečné propojení počítačů
Winter, Jan ; Škarvada, Jaroslav (oponent) ; Kubek, Ján (vedoucí práce)
Cílem této diplomové práce je vytvořit sériové komunikační rozhraní pro výukový FITkit. Toto sériové rozhraní má být plně duplexní průmyslová sběrnice založená na 20mA smyčce a má umožňovat propojení dvou kitů pomocí RS-485. Úkolem je navrhnout jednoduchý software umožňující jednoúčelovou komunikaci dvou kitů a zabezpečit komunikaci po lince RS-485 proti rušení či chybám v přenosu.
Analýza jader real-time operačních systémů běžících na platformě FITkit
Rajnoha, Peter ; Šimek, Václav (oponent) ; Strnadel, Josef (vedoucí práce)
Práce sa zabývá problematikou výstavby RT operačních systémů pro použití ve vestavěných zařízeních. Zaměřuje se hlavně na možné využití RT systémů pro platformu FITkit a popisuje jednotlivé problémy a jejich možné řešení. Jedním z takovýchto problémů je získání časových závislostí pro úlohy, pro které chceme zabezpečit jejich RT vlastnosti. Pro tento účel byl rozšířen existující simulátor daného mikrokontroléru, který se nachází na platformě FITkit. Simulátor je potom možné využít pro detailní sledování běhu jednotlivých úloh v systému na základě dynamické analýzy, sbírat časové statistiky pro části programu a rozšířit ho o další moduly. S využitím znalosti funkcionality konkrétního operačního systému a získaných časových závislostí byl integrován plánovací mechanizmus RM do systému FreeRTOS.
Zvukový modul pro platformu FITkit
Bartoš, Pavel ; Růžička, Richard (oponent) ; Šimek, Václav (vedoucí práce)
Tato práce se zabývá popisem modulu FITkitu, který umožňuje přehrávání zvukových souborů (mp3, ogg...). Dále rozšiřuje periferie FITkitu o barevný dotykový LCD diplej a USB konektor, který umožňuje připojení flash paměti.
Designer pro QDevKit
Šimek, Petr ; Strnadel, Josef (oponent) ; Vašíček, Zdeněk (vedoucí práce)
Tato práce si klade za úkol seznámit čtenáře s již existujícími komerčními aplikacemi a ovládáním FITkitu za pomoci aplikace QDevKit. Hlavním cílem práce bylo navrhnout a implementovat modul pro aplikaci QDevKit, který usnadní návrh a vývoj aplikací pro platformu FITkit.

Národní úložiště šedé literatury : Nalezeno 167 záznamů.   začátekpředchozí148 - 157další  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.