Národní úložiště šedé literatury Nalezeno 16 záznamů.  1 - 10další  přejít na záznam: Hledání trvalo 0.00 vteřin. 
Vliv síry a grafitizačního očkování na strukturu a mechanické vlastnosti litiny s lupínkovým grafitem
Král, Vojtěch ; Kaňa, Václav (oponent) ; Záděra, Antonín (vedoucí práce)
Cílem diplomové práce bylo zjistit vliv stupně grafitizačního očkování a chemického složení na strukturu a mechanické vlastnosti litiny s lupínkovým grafitem. Z hlediska chemického složení byl sledován vliv obsahu síry. Byla měřena tvrdost, mez pevnosti v tahu, a metalografické výbrusy byly hodnoceny obrazovou analýzou.
Nízkolegované litiny pro použití za zvýšených teplot
Král, Vojtěch ; Bouška, Ondřej (oponent) ; Roučka, Jaromír (vedoucí práce)
Při použití litinových odlitků za teplot nad asi 500 oC a to zejména při cyklickém tepelném namáhání, dochází k degradaci struktury a k porušení odlitků. Pro tyto účely se osvědčují litiny s obsahem Si a Mo. Práce předkládá přehled typů slitin, vlastností a způsobu výroby odlitků.
Saving power and area with multi-bit pulsed latches
Král, Vojtěch ; Horský, Pavel (oponent) ; Dřínovský, Jiří (vedoucí práce)
This thesis describes types of power consumption in CMOS technology and low power techniques that can be used in application-specific integrated circuits. It describes a multi-bit pulsed latch as one of the low power techniques that can be used as a better replacement for a standard multi-bit master-slave flip flop. The multi-bit pulsed latch is composed of two parts: a pulse generator and a pulsed latch. Different useful topologies are mentioned. Topologies are chosen for their optimized area and power consumption. A schematic of the multi-bit pulsed latch is designed from chosen topologies and compared to a schematic of the standard multi-bit flip flop. Required layouts of multi-bit pulsed latches are then made and compared to standard layouts of multi-bit flip flops. Those designed multi-bit pulsed latches are also simulated in a simple design.
Hodnocení finanční situace podniku
Král, Vojtěch ; Pavláková Dočekalová, Marie (oponent) ; Hornungová, Jana (vedoucí práce)
Předmětem této bakalářské práce je analýza současné finanční situace společnosti Figarostav s.r.o. a návrh na zlepšení jejího finančního stavu. Práce je rozdělena na tři části: teoretickou, analytickou a praktickou. První část se zabývá teoretickými východisky práce. Další část se zaměřuje na hledání problémových oblastí pomocí metod finanční analýzy za období 2009 až 2013. Třetí část navrhuje na základě provedené analýzy možnosti k vylepšení finanční situace výše zmíněné společnosti.
Výroba a vlastnosti litin typu SiMo
Abramova, Elizaveta ; Král, Vojtěch (oponent) ; Roučka, Jaromír (vedoucí práce)
Při použití odlitků za teplot vyšší než 500 °C, a to zejména při cyklickém tepelném namáhaní, dochází k porušení odlitků a degradaci struktury. Pro tyto účely vydržely litiny s vyšším obsahem Si a Mo. Upozornění na zlepšení litin SiMo51 pro zlepšení vysoko-teplotní koroze a proti únavě ve výfukových potrubí při teplotách vyšších než 800°C. Práce popisuje přehled typů litin, vlastností a způsobu výroby odlitků z těchto litin.
Kontrolér pro laserovou diodu s možností analogové modulace
Král, Vojtěch ; Dobesch, Aleš (oponent) ; Barcík, Peter (vedoucí práce)
Bakalářská práce se zabývá návrhem kontroléru pro laserovou diodu s možností analogové modulace. Základní parametry (proud, napětí, teplota a optický výkon) laserové diody se zobrazují na alfanumerickém LCD displeji s řadičem SPLC780. Srdcem celé práce je laserový driver MLD203CHB. Ovládání je realizováno pomocí tlačítek, které budou nastavovat digitální potenciometr. Kontrolér je řízený pomocí mikrokontroléru ATMEGA328P. Teplota se snímá pomocí analogového čidla TMP36. Chlazení laserové diody je realizováno pomocí peltierova článku řízeného mikrokontrolérem
Identifikace rizik podnikatelského subjektu v oblasti stavebnictví pomocí vybraných metod ekonomické a strategické analýzy
Král, Vojtěch ; Maťašovský, Martin (oponent) ; Hanušová, Helena (vedoucí práce)
Předmětem této diplomové práce je analýza firmy Figarostav s.r.o., identifikace rizik a navržení opatření pro jejich snížení. Práce je rozdělena na čtyři části. První část analyzuje současný stav a poskytuje teoretická východiska práce. V další části dochází k analýze pomocí metod ekonomické a strategické analýzy. Následuje zhodnocení výsledků rozborů a analýza rizik pomocí metody RIPRAN. V poslední části dochází k diskusi nad vhodnými opatřeními zjištěných rizik.
Saving area and power consumption in 65 nm digital standard cell library
Král, Vojtěch
This study aims to investigate multi-bit pulsed latches in comparison with multi-bit flip flops as one of the low-power solutions in 65 nm technology process. Topologies of pulse generators and multi-bit pulsed latches were investigated to find out which can be more suitable. The pulse generator was chosen because of its low power and a small area in comparison with other options. The pulse generator is made of a simple AND logical gate and a double-stacked inverter. The pulsed latch was also chosen because of its low power, small area, and reliability of the circuit. The chosen topology is modified PPCLA. Simulations of the chosen topology had shown that multi-bit flip flops could be replaced with more effective multi-bit pulsed latches.
Saving power and area with multi-bit pulsed latches
Král, Vojtěch ; Horský, Pavel (oponent) ; Dřínovský, Jiří (vedoucí práce)
This thesis describes types of power consumption in CMOS technology and low power techniques that can be used in application-specific integrated circuits. It describes a multi-bit pulsed latch as one of the low power techniques that can be used as a better replacement for a standard multi-bit master-slave flip flop. The multi-bit pulsed latch is composed of two parts: a pulse generator and a pulsed latch. Different useful topologies are mentioned. Topologies are chosen for their optimized area and power consumption. A schematic of the multi-bit pulsed latch is designed from chosen topologies and compared to a schematic of the standard multi-bit flip flop. Required layouts of multi-bit pulsed latches are then made and compared to standard layouts of multi-bit flip flops. Those designed multi-bit pulsed latches are also simulated in a simple design.
Kontrolér pro laserovou diodu s možností analogové modulace
Král, Vojtěch ; Dobesch, Aleš (oponent) ; Barcík, Peter (vedoucí práce)
Bakalářská práce se zabývá návrhem kontroléru pro laserovou diodu s možností analogové modulace. Základní parametry (proud, napětí, teplota a optický výkon) laserové diody se zobrazují na alfanumerickém LCD displeji s řadičem SPLC780. Srdcem celé práce je laserový driver MLD203CHB. Ovládání je realizováno pomocí tlačítek, které budou nastavovat digitální potenciometr. Kontrolér je řízený pomocí mikrokontroléru ATMEGA328P. Teplota se snímá pomocí analogového čidla TMP36. Chlazení laserové diody je realizováno pomocí peltierova článku řízeného mikrokontrolérem

Národní úložiště šedé literatury : Nalezeno 16 záznamů.   1 - 10další  přejít na záznam:
Viz též: podobná jména autorů
18 KRÁL, Václav
12 Král, Vladimír
8 Král, Vlastimil
18 Král, Václav
1 Král, Vít
8 Král, Vítězslav
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.