Název:
Návrh operačního zesilovače s potlačením vstupní napěťové nesymetrie metodou chopping v technologii CMOS
Překlad názvu:
Design of chopper operational amplifier with input offset reduction in CMOS technology
Autoři:
Gaži, Dominik ; Kledrowetz, Vilém (oponent) ; Prokop, Roman (vedoucí práce) Typ dokumentu: Diplomové práce
Rok:
2023
Jazyk:
cze
Nakladatel: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstrakt: [cze][eng]
Tato práce se zabývá návrhem chopper topologie pro potlačení vstupní napěťové nesymetrie operačního zesilovače. Práce obsahuje přehled nepřesností vyskytujících se v operačním zesilovači i metody jejich prevence. Hlavním cílem praktické části je design operačního zesilovače použitého k zesílení a útlumu, a spínačů, které jsou použity ve finálním zapojení a ověření jejich funkce v simulačním prostředí Cadence Virtuoso. V návrhu byla použita technologie CMOS 0.25 m.
The thesis provides the design of a chopper operational amplifier topology focused on correcting input offset. The thesis contains an overview of inaccuracies which occur in op-amps, as well as methods preventing them. Focus of the practical part is designing an op-amp used for amplification and filtering and switches, which are connected into a final circuit and verifying their functionality in simulation environment Cadence Virtuoso. The design is using CMOS 0.25 m technology.
Klíčová slova:
aktivní filter s dolní propustí; Analogový návrh; auto-zeroing; chopper zesilovač; chopping; napěťová nesymetrie; offset; operační zesilovač; technologie CMOS; active low-pass filter; Analog IC design; auto-zeroing; chopper amplifier; chopping; CMOS technology; offset; operational amplifier
Instituce: Vysoké učení technické v Brně
(web)
Informace o dostupnosti dokumentu:
Plný text je dostupný v Digitální knihovně VUT. Původní záznam: http://hdl.handle.net/11012/213810