Název: Extension for Xilinx System Generator - logarithmic arithmetic blockset
Autoři: Líčko, Miroslav ; Métais, B. ; Tichý, Milan ; Matoušek, Rudolf
Typ dokumentu: Příspěvky z konference
Konference/Akce: MATLAB 2002, Praha (CZ), 2002-11-07
Rok: 2002
Jazyk: eng
Abstrakt: The paper introduces support of floating point(FP) data format for the Xilinx System Generator (XSG) using logarithmic arithmetic. This type of arithmetic seems to be one of the promising ways to solve FP sort of DSP problems in practice. Our 32-bit high-speed logarithmic arithmetic (HSLA) keeps the accuracy according to IEEE 754 and speed up some kinds of FP algorithms. Promising is 19-bit equivalent utilised int this paper. It offers reasonable precision for the practical use and has min.HW requirements.
Klíčová slova: field programmable gate arrays; MATLAB/Simulink; Xilinx System Generator
Číslo projektu: CEZ:AV0Z1075907 (CEP), LN00B096 (CEP)
Poskytovatel projektu: GA MŠk
Zdrojový dokument: MATLAB 2002. Sborník příspěvků 10. ročníku konference

Instituce: Ústav teorie informace a automatizace AV ČR (web)
Informace o dostupnosti dokumentu: Dokument je dostupný v příslušném ústavu Akademie věd ČR.
Původní záznam: http://hdl.handle.net/11104/0131061

Trvalý odkaz NUŠL: http://www.nusl.cz/ntk/nusl-34952


Záznam je zařazen do těchto sbírek:
Věda a výzkum > AV ČR > Ústav teorie informace a automatizace
Konferenční materiály > Příspěvky z konference
 Záznam vytvořen dne 2011-07-01, naposledy upraven 2024-01-26.


Není přiložen dokument
  • Exportovat ve formátu DC, NUŠL, RIS
  • Sdílet