Název:
Floating-Point-Like Arithmetic for FPGA
Autoři:
Matoušek, Rudolf ; Líčko, Miroslav ; Heřmánek, Antonín ; Softley, C. Typ dokumentu: Příspěvky z konference Konference/Akce: International Student Conference on Electrical Engineering /6./, Praha (CZ), 2002-05-23
Rok:
2002
Jazyk:
eng
Abstrakt: In recent years we have investigated the use of a logarithmic number representation as an alternative to floating-point. Efficient techniques have been developed to facilitate arithmetic comparable to single precision floating-point in the logarithmic domain.
Klíčová slova:
HSLA, RLS, LNS; IP core, DSP Číslo projektu: CEZ:AV0Z1075907 (CEP), LN00B096 (CEP), 33544 Poskytovatel projektu: GA MŠk, ESPRIT Zdrojový dokument: POSTER 2002
Instituce: Ústav teorie informace a automatizace AV ČR
(web)
Informace o dostupnosti dokumentu:
Dokument je dostupný v příslušném ústavu Akademie věd ČR. Původní záznam: http://hdl.handle.net/11104/0130955