Název:
Tuning and implementation of DSP algorithms on FPGA
Autoři:
Líčko, Miroslav ; Pohl, Zdeněk ; Matoušek, Rudolf ; Heřmánek, Antonín Typ dokumentu: Příspěvky z konference Konference/Akce: MATLAB 2001 /9./, Praha (CZ), 2001-10-11
Rok:
2001
Jazyk:
eng
Abstrakt: The article describes an algoritms development process for FPGA. It is shown on the example of the implementation of the QR RLS algorithm. To realise it means to perform operations such multiplication, division and square root.The research indicates, that the logarithmic arithemtic unit can reused for the real data type processing in some cases such a QR RLS algoritm.The developed prototype of logaritmic unit is tested on DSP algorithms using Matlab. Číslo projektu: AV0Z1075907 (CEP), HSLA 33544 Poskytovatel projektu: ESPRIT Zdrojový dokument: Sborník příspěvků 9.ročníku konference MATLAB 2001
Instituce: Ústav teorie informace a automatizace AV ČR
(web)
Informace o dostupnosti dokumentu:
Dokument je dostupný v příslušném ústavu Akademie věd ČR. Původní záznam: http://hdl.handle.net/11104/0130760