Název: Acceleration Unit for HTTP Headers Identification in FPGA
Autoři: Bryndza, Ivan
Typ dokumentu: Příspěvky z konference
Jazyk: cze
Nakladatel: Vysoké učení technické v Brně, Fakulta elektrotechniky a komunikačních technologií
Abstrakt: This paper presents a hardware accelerated identification of HTTP protocol headers, since HTTP is the most used protocol on the Internet. We have designed a hardware architecture, which will be used for detection of HTTP header in each packet. Architecture will be able to achieve the throughput needed for monitoring of 100 Gb/s networks. Nondeterministic finite automata and massive parallelism is used for pattern match.
Klíčová slova: BRAM; Field Programmable Gate Array (FPGA); HTTP; Nondeterministic Finite Automata (NFA)
Zdrojový dokument: Proceedings of the 21st Conference STUDENT EEICT 2015, ISBN 978-80-214-5148-3

Instituce: Vysoké učení technické v Brně (web)
Informace o dostupnosti dokumentu: Plný text je dostupný v Digitální knihovně VUT.
Původní záznam: http://hdl.handle.net/11012/42922

Trvalý odkaz NUŠL: http://www.nusl.cz/ntk/nusl-220452


Záznam je zařazen do těchto sbírek:
Školství > Veřejné vysoké školy > Vysoké učení technické v Brně
Konferenční materiály > Příspěvky z konference
 Záznam vytvořen dne 2016-06-03, naposledy upraven 2021-08-22.


Není přiložen dokument
  • Exportovat ve formátu DC, NUŠL, RIS
  • Sdílet