Národní úložiště šedé literatury Nalezeno 33 záznamů.  předchozí11 - 20dalšíkonec  přejít na záznam: Hledání trvalo 0.00 vteřin. 
Řídicí jednotka pro čtyřkvadrantový tranzistorový pulzní měnič
Poštolka, Martin ; Pazdera, Ivo (oponent) ; Procházka, Petr (vedoucí práce)
Diplomová práce je zaměřena na návrh a realizaci přípravku řízení čtyřkvadrantového tranzistorového pulzního měniče s IGBT tranzistory. Konečný návrh zahrnuje unipolární a bipolární řízení, možnost volby stejnosměrné nebo střídavé modulace.
Generátory s více-branovými aktivními prvky a jejich aplikace v PWM
Šterc, Filip ; Domanský, Ondřej (oponent) ; Šotner, Roman (vedoucí práce)
Tato práce se zabývá návrhem nových konceptů pro realizaci tvarových generátorů a jejich aplikaci pro pulzně šířkovou modulace (PWM) za využití moderních aktivních více-branových prvků. Tyto obvodové prvky jsou například diferenční transkonduktanční zesilovač s předřazeným proudovým sledovačem (CFDITA) či univerzální napěťový konvejor (UVC), s cílem dosáhnout elektronické přeladitelnosti jednotlivých parametrů generátoru jako je frekvence či střída generovaného signálu.
Návrh komparátoru s kompenzací napěťové nesymetrie v technologii CMOS
Hylský, Josef ; Vávra, Jiří (oponent) ; Kledrowetz, Vilém (vedoucí práce)
Obsahem této práce jsou základní poznatky o komparátorech a jeho návrhu v technologii CMOS. V úvodní kapitole je pojednáno o širokém použití komparátoru, jeho parametrech a o technologii CMOS, která je využita pro realizaci komparátoru. V následujících kapitolách jsou příklady zapojení komparátorů, schéma dvoustupňového komparátoru s otevřenou smyčkou a metody zlepšení jeho parametrů. V další části je uveden předzesilovač a jeho uplatnění ve vysokorychlostních latch komparátorech. V poslední kapitole je popsán návrh komparátorů a potlačení napěťové nesymetrie. Simulace je provedena v programu OrCAD PSpice.
Nastavování vnitřních parametrů integrovaného obvodu pomocí externího rezistoru
Chmelař, Martin ; Šteffan, Pavel (oponent) ; Boušek, Jaroslav (vedoucí práce)
Tato práce se zabývá návrhem a simulací analogového obvodu, který je schopen pomocí připojení externího rezistoru nastavovat funkce dalších částí obvodu. Design je proveden v submikronové technologii.
Bezmembránový reproduktor
Kovář, Josef ; Šteffan, Pavel (oponent) ; Pavlík, Michal (vedoucí práce)
Tato bakalářská práce se zabývá shrnutím teoretického základu a návrhem jednokanálového bezmembránového reproduktoru. Bezmembránový reproduktor postrádá mechanické prvky a tudíž není zatížen frekvenční limitací. Návrh sestává ze zdroje pro jednotlivé části obvodu, řídící elektroniky, která zajišťuje modulaci signálu, měniče a výstupního transformátoru. Zdroj je realizován pomocí transformátoru, který snižuje napětí a stabilizátorů. Modulaci řídí integrovaný obvod TL 594, jehož střída se nastavuje potenciometrem P1 a frekvence potenciometrem P2. Použitý měnič je jednočinný o jednom směru proudu a dvou polaritách napětí. Výstupní transformátor byl použit z barevné televize.
Senzor otáček vysokorychlostních motorů
Biječek, Vilém ; Tomíček, Pavel (oponent) ; Skácel, Josef (vedoucí práce)
Tato bakalářská práce se zabývá dvěma problematikami. Bylo prozkoumáno několik metod, jak měřit rotační rychlost. Především otáček vysokorychlostních hřídelí. Na základě toho bylo zjištěno, že nejvhodnější metoda k tomuto experimentu je metoda optická. Druhým zaměřením této práce byl návrh a vývoj tohoto zařízení. Velká část je věnována výběru a aplikaci součástek a simulacím obvodových zapojení, které bylo úspěšně odzkoušeno a realizováno. Výstupem je pak přesné zobrazení měřené veličiny na displeji. Součástí také byl návrh desek plošných spojů, jedna pro analogové zpracování informace a druhá pro umístění mikrokontroleru s displejem.
Nastavování vnitřních parametrů integrovaného obvodu pomocí externího rezistoru
Chmelař, Martin ; Šteffan, Pavel (oponent) ; Boušek, Jaroslav (vedoucí práce)
Tato práce se zabývá návrhem a simulací analogového obvodu, který je schopen pomocí připojení externího rezistoru nastavovat funkce dalších částí obvodu. Design je proveden v submikronové technologii.
Návrh spínaného komparátoru a jeho srovnání s komparátorem v topologii operačního zesilovače
Mrázek, Petr ; Kledrowetz, Vilém (oponent) ; Prokop, Roman (vedoucí práce)
Hlavní náplní této práce je návrh čtyř základních topologií spínaných komparátorů a komparátoru typu operační zesilovač. Úvodní část bakalářská práce se zabývá popisem, srovnáním a principy činnosti komparátorů typu operační zesilovač a spínaných komparátorů. V praktické části této práce je nejprve proveden samotný návrh všech zmíněných topologií spínaných komparátorů a komparátoru typu operační zesilovač. Následně jsou vzájemně porovnány především z hlediska jejich rychlosti, přesnosti, velikosti zpětného šumu a spotřeby. V závěru praktické části je proveden návrh těchto čtyřech základních topologií spínaných komparátorů znovu, a to již s na ně aplikovanými technikami pro redukci zpětného šumu. Celou práci uzavírá vyhodnocení jednotlivých získaných poznatků.
Aplikované využití DSP bloků v Intel FPGA
Kondys, Daniel ; Pokorný, Jiří (oponent) ; Smékal, David (vedoucí práce)
Tato bakalářská práce se zabývá využitím DSP bloků zejména na FPGA Stratix 10 DX 2800 pro implementaci čítače a~komparátoru. V teoretické části je zběžně popsán protokol Ethernet, vysvětlena souvislost síťových karet s~FPGA čipy, následně je popsána jejich struktura a obecný postup při návrhu digitálního obvodu pro FPGA. V~poslední podkapitole této části jsou podrobně rozebrány DSP bloky na FPGA Virtex UltraScale+ XCVU7P a~Stratix 10 DX 2800. V praktické části je popsána realizace čítače a komparátoru, od jejich návrhu přes vlastní implementaci až po testování. U těchto komponent byly následně měřeny a~vyhodnoceny parametry týkající se spotřeby zdrojů FPGA a maximální frekvence. Nakonec byly tyto komponenty zapojeny do obvodů, které jsou součástí firmwaru pro síťovou kartu COMBO-400g1, a také zde byly měřeny a~vyhodnoceny změny ve spotřebě zdrojů a maximální frekvence.
Adaptation of digital predistorter to linearize amplifiers using comparator
Jagla, Lukáš ; Ayöz, Suat (oponent) ; Götthans, Tomáš (vedoucí práce)
This master’s thesis presents a development of a new hardware implementing a comparator in the feedback path of DPD systems. A new architecture is proposed and selected features are verified by simulations. Subsequently, the suitable components are selected for high-speed performance and an acquisition module is proposed. A 4-layer PCB is well designed, manufactured, and prepared for further work. Afterwards, an appropriate firmware is developed for signal transmission and data acquisition. The obtained results serves for the evaluation of the proposed architecture and for its future implementation in real DPD systems.

Národní úložiště šedé literatury : Nalezeno 33 záznamů.   předchozí11 - 20dalšíkonec  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.