Národní úložiště šedé literatury Nalezeno 7 záznamů.  Hledání trvalo 0.00 vteřin. 
Control unit for CubeSat
Horký, Jan ; Šulc, Tomáš (oponent) ; Kubíček, Michal (vedoucí práce)
The aim of the thesis is a design of a CubeSat control unit. Similar unit can not be found on the market and the proposed unit has a potential to fill the gap. The board is composed of commercial parts yet reliable in the space environment. Because of its benefits, an FPGA was selected as the core for the board. The FPGA is periodically checked for errors and reset to default state if an error is found. The unit has various sensors to monitor its condition and can do necessary measures. Two MRAMs allow store golden bitstream and upload new bitstream in flight and they are switched based on the proper operation.
Metodika pro testování vysokorychlostních FPGA karet
Šulc, Tomáš ; Oujezský, Václav (oponent) ; Škorpil, Vladislav (vedoucí práce)
Práce se zabývá návrhem a implementací metodiky pro testování pamětí RAM připojených k obvodu FPGA na kartách Combo. V teoretické části práce jsou chyby pamětí RAM rozděleny podle způsobu, kterým ovlivňují práci paměti, a jsou uvedeny algoritmy k jejich odhalení. Na základě těchto informací byla v praktické části navržena, implementována a ověřena metodika pro testování pamětí RAM na kartách Combo-20G a Combo-80G. Při realizaci bylo využito vývojové prostředí NetCOPE. V rámci jeho struktury byl projekt rozdělen na hardwarovou aplikaci pro obvod FPGA a softwarovou aplikaci pro hostitelský počítač. Projekt byl navržen univerzálně s možností snadného přenosu na další verze karet Combo.
Implementace mikropočítače do obvodu FPGA
Šulc, Tomáš ; Fujcik, Lukáš (oponent) ; Bohrn, Marek (vedoucí práce)
Předkládaná práce se zabývá architekturou 8bitového mikropočítače Sinclair ZX Spectrum 48K a její úpravou pro implementaci do obvodu FPGA. Teoretická část práce je zaměřena na popis architektury počítače ZX Spectrum rozložené do funkčních bloků s důrazem kladeným na tok signálů po sběrnicích. V praktické části práce jsou funkční bloky upraveny tak, aby při komunikaci s procesorem respektovaly původní datový tok po sběrnicích a současně využívaly dostupná rozhraní vývojové desky s FPGA obvodem Xilinx Spartan-3, na které byl projekt v rámci ověření funkčnosti prakticky realizován.
Dlouhodobý hmotný majetek dle českých účetních předpisů a IFRS
Šulc, Tomáš ; Ašenbrenerová, Petra (vedoucí práce) ; Roubíčková, Jaroslava (oponent)
V této bakalářské práci budu porovnávat české účetní předpisy s mezinárodními standardy účetního výkaznictví (IFRS), přičemž se zaměřím na účtování o dlouhodobém hmotném majetku. Tuto problematiku zpracuji nejprve z pohledu české legislativy a poté se zaměřím na rozdíly, které vyplývají ze standardů mezinárodních. Tuto komparaci dále podpořím případovou studií, ve které z účetních případů fiktivní firmy sestavím finanční výkazy tvořené dle obou zmíněných norem a tyto výkazy dále zanalyzuji. Z výsledků práce je patrné, že metody užívané mezinárodními standardy účetního výkaznictví jsou v mnoha ohledech preciznější a podávají věrnější obraz o hospodaření účetní jednotky.
Control unit for CubeSat
Horký, Jan ; Šulc, Tomáš (oponent) ; Kubíček, Michal (vedoucí práce)
The aim of the thesis is a design of a CubeSat control unit. Similar unit can not be found on the market and the proposed unit has a potential to fill the gap. The board is composed of commercial parts yet reliable in the space environment. Because of its benefits, an FPGA was selected as the core for the board. The FPGA is periodically checked for errors and reset to default state if an error is found. The unit has various sensors to monitor its condition and can do necessary measures. Two MRAMs allow store golden bitstream and upload new bitstream in flight and they are switched based on the proper operation.
Implementace mikropočítače do obvodu FPGA
Šulc, Tomáš ; Fujcik, Lukáš (oponent) ; Bohrn, Marek (vedoucí práce)
Předkládaná práce se zabývá architekturou 8bitového mikropočítače Sinclair ZX Spectrum 48K a její úpravou pro implementaci do obvodu FPGA. Teoretická část práce je zaměřena na popis architektury počítače ZX Spectrum rozložené do funkčních bloků s důrazem kladeným na tok signálů po sběrnicích. V praktické části práce jsou funkční bloky upraveny tak, aby při komunikaci s procesorem respektovaly původní datový tok po sběrnicích a současně využívaly dostupná rozhraní vývojové desky s FPGA obvodem Xilinx Spartan-3, na které byl projekt v rámci ověření funkčnosti prakticky realizován.
Metodika pro testování vysokorychlostních FPGA karet
Šulc, Tomáš ; Oujezský, Václav (oponent) ; Škorpil, Vladislav (vedoucí práce)
Práce se zabývá návrhem a implementací metodiky pro testování pamětí RAM připojených k obvodu FPGA na kartách Combo. V teoretické části práce jsou chyby pamětí RAM rozděleny podle způsobu, kterým ovlivňují práci paměti, a jsou uvedeny algoritmy k jejich odhalení. Na základě těchto informací byla v praktické části navržena, implementována a ověřena metodika pro testování pamětí RAM na kartách Combo-20G a Combo-80G. Při realizaci bylo využito vývojové prostředí NetCOPE. V rámci jeho struktury byl projekt rozdělen na hardwarovou aplikaci pro obvod FPGA a softwarovou aplikaci pro hostitelský počítač. Projekt byl navržen univerzálně s možností snadného přenosu na další verze karet Combo.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.