Národní úložiště šedé literatury Nalezeno 44 záznamů.  začátekpředchozí21 - 30dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
IMPLEMENTATION OF 10GbE TECHNOLOGY USING DEVICE WITH FPGA MODULE
Macko, Peter ; Šťáva, Martin (oponent) ; Fujcik, Lukáš (vedoucí práce)
The thesis is focused on implementation of the IEEE 802.3 10GBASE-R communication protocol into development kit Terasic DE5-NET with FPGA Altera Stratix V and on demonstration of its functionality via RTL Functional simulation using VHDL Testbench run in Mentor ModelSIM. The text is divided into two sections: • The first section summarizes the theoretical background of the protocol's implementation - the ISO/OSI model and the IEEE 802.3 Ethernet protocol based on this model, specifically its clause 10GBASE-R. It also describes the hardware and software resources used for realisation of the project. • The second section utilises this theory for creation of a 10GBASE-R PHY RTL design and verification suite using HDL languages (VHDL and Verilog) and Altera IP cores.
Vliv PWM řízení laserové diody na její charakteristiky
Folta, Lukáš ; Ing. Jan Látal, Ph.D. (VŠB-TUO) (oponent) ; Šťáva, Martin (vedoucí práce)
Tato bakalářská práce se zabývá měřením charakteristik dvou polovodičových laserových diod (LD) a jeho automatizací. Porovnáván je zde vliv způsobu proudového řízení a teploty LD. První kapitola se věnuje teoretickému základu dílčích oblastí experimentů, je zde provedena rešerše literatury zabývající se řízením laseru pomocí pulzně šířkové modulace (PWM) a uveden způsob realizace měřených experimentů. Druhá kapitola nejprve definuje způsoby přepočtu naměřených dat a stanovuje jejich nejistoty. Následují tři podkapitoly prezentující výsledky jednotlivých experimentů. První experiment se věnuje kontinuálnímu řízení a zbylé dva se zabývájí řízením pulzním, jeden pro to používá komerčně dostupný laserový driver a druhý používá spínač navržený primárně pro tuto práci. Závěr práce obsahuje porovnání naměřených výsledků, zhodnocuje jejich využitelnost a navrhuje možná rozšíření této práce.
Návrh a vývoj desky hardwarového akcelerátoru náročných výpočtů s více FPGA
Zach, Petr ; Levek, Vladimír (oponent) ; Šťáva, Martin (vedoucí práce)
Tato diplomová práce se zabývá návrhem a vývojem desky plošných spojů s více FPGA obvody propojených vysokorychlostní sběrnicí. Cílem práce je navrhnout a vyvinout zařízení, které bude schopno urychlit výpočty softwarově-náročných algoritmů v různých oblastech, jako je například zpracování obrazu, strojové učení, kryptografie a další algoritmy z oblasti digitálního zpracování signálů. První kapitola představuje oblast hardwarové akcelerace, zaměřuje se na vlastnosti čipů používaných v této oblasti a porovnává je. Druhá kapitola zkoumá možnosti hardwarových akcelerátorů na trhu. Třetí kapitola popisuje samotný návrh proprietárního hardwarového akcelerátoru. Nejprve je představen koncepční návrh, který vysvětluje strukturu výsledného zařízení. Následně je podrobně popsán návrh prototypu tohoto zařízení a jeho implementace na DPS.
Univerzální audio interface pro autonomní používání
Trojak, Ondřej ; Šťáva, Martin (oponent) ; Levek, Vladimír (vedoucí práce)
Text analyzuje současnou situaci v prostředí práce s audio signály a příslušné způsoby elektronického zapojení bloků pro jejich zpracování. Zabývá se obvodovým návrhem, programováním firmwaru a fyzickou realizací následně měřeného autonomního bateriově napájeného rozhraní, které umožňuje s nízkou spotřebou i šumem ovládat hlasitost vstupních signálů a zajišťuje adaptaci různých typů konektorů a vedení. Zařízení také poskytuje fantomové napájení kondenzátorových mikrofonů. Ovládání je zprostředkováno sadou tlačítek, rotačním enkodérem a displejem.
A Design and Development of a Universal Power Supply for Laptops in Contemporary Motor Vehicles
Cagáň, Adam ; Levek, Vladimír (oponent) ; Šťáva, Martin (vedoucí práce)
This thesis deals with design of DC power supply with adjustable output voltage in range of 15 to 30 V, working in buck-boost topology. Thesis explains selection of buck-boost controller integrated circuit and calculation of values of external components. Designed converter is supplied with overvoltage, overcurrent, and reverse voltage protection circuit. Final circuit is equipped with microcontroller, display, and rotary encoder, which make it easily operable. Further, there are compared parameters of the device achieved in simulation and in practice.
Air Traffic Simulation with HackRF One
Mikan, Lukáš ; Dvořák, Vojtěch (oponent) ; Šťáva, Martin (vedoucí práce)
This work deals with air traffic simulation in the context of a multilateration surveillance system. The technique of multilateration calculates aircraft position at the intersection of hyperboloids, obtained from the differences in time of arrival of transponder messages to multiple receivers at known coordinates. By substituting an SDR module for each receiving antenna, air traffic can be simulated with the use of made-up ADS-B messages which get sent to the various antenna ports with proper timing. This thesis uses the HackRF One SDR that had both its hardware and firmware modified in order to achieve tightly synchronized transmissions from potentially any number of interconnected HackRF units. The modifications described herein ensure an identical sampling clock, both frequency- and phase-wise, across all units, as well as simultaneous triggering of transmissions. In the second part of the thesis, an algorithmic solution is presented for assembling fictional air scenarios with arbitrary number of flights and receiving stations. The output is a set of data streams suitable to be transmitted through synchronized HackRF's. Each stream represents a specific vantage point, a specific antenna, and contains precisely timed ADS-B messages, encoded using pulse-position modulation and converted into IQ samples. The complete solution can be used to validate the functioning of a real multilateration system, such as the MSS made by ERA, a.s.
Semi-automated Design of High-performance Digital Circuits with Xilinx FPGAs
Houška, David ; Dvořák, Vojtěch (oponent) ; Šťáva, Martin (vedoucí práce)
This master's thesis deals with sequential digital circuit design optimization concerning delay optimization. Two techniques commonly used for the optimization are described in the thesis – a brief description of the retiming technique and a more in-depth description of the pipelining technique. A form of abstraction of sequential digital circuits using Directed Acyclic Graphs (DAGs) was developed in the practical part of the thesis. This abstraction represents the circuit in a more manageable way for transformations. At the same time, a tool for semi-automatic digital circuit optimization using pipelining is introduced. This tool is compatible with Xilinx ISE Design Suite.
A Design and Development of a Power Supply for Laptops in Ordinary Motor Vehicles
Urban, Michal ; Levek, Vladimír (oponent) ; Šťáva, Martin (vedoucí práce)
The main goal of the thesis is to design and assemble a universal power supply for different laptops for use in cars, trucks, and motorcycles with output power up to 120W. The resulting power supply is equipped with USB-C connector for powering laptops and smart devices with Power Delivery support, USB-A connector with Quick Charge 3.0 and 12V automotive electrical outlet for powering other car accessories. The power supply includes input reverse polarity protection and overload protection for each output. The device also includes a LED display that allows the user to simply adjust the laptop voltage level and monitor the values of all outputs. The Arduino Nano microcontroller is used to control the output values, protection, and indication.
Nízkopříkonový zabezpečovací systém sklepního prostoru bez elektrorozvodu
Klimeš, Martin ; Levek, Vladimír (oponent) ; Šťáva, Martin (vedoucí práce)
Práce se zabývá dostupnými možnostmi zabezpečovacích zařízení pro sklepní prostory, návrhem a realizací vlastního systému zabezpečovacího zařízení. Jako ovládací prvek zařízení byl použit FPGA čip od firmy Xilinx s označením XC3S50A. Zařízení obsahuje dvě čidlo pohybu a čidlo průchodu dveřmi. Oznámení o narušení prostoru probíhá dvěma způsoby. Jedním způsobem je zvuková signalizace pomocí sirény a druhým oznámení na mobilní telefon pomocí sítě GSM.
Vysokoúrovňová syntéza číslicových obvodů v oblasti síťových aplikací popsaných v jazyce P4
Panák, Petr ; Šťáva, Martin (oponent) ; Fujcik, Lukáš (vedoucí práce)
Vysokoúrovňová syntéza se stala přívětivou metodou pro návrh digitálních obvodů. Její výhodou, oproti návrhu na behaviorální úrovni, je vyšší míra abstrakce a rychlejší verifikace. To zaručuje rychlejší návrh, jenž snižuje náklady na vývoj. Tato bakalářská práce se zabývá návrhem akcí, externích bloků a přístupu rozhraní MI32. Jednotlivé komponenty návrhu jsou popsány pomocí programovacího jazyka C/C++ a syntetizován kompilátorem Intel HLS.

Národní úložiště šedé literatury : Nalezeno 44 záznamů.   začátekpředchozí21 - 30dalšíkonec  přejít na záznam:
Viz též: podobná jména autorů
2 ŠŤÁVA, Miloš
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.