Národní úložiště šedé literatury Nalezeno 61 záznamů.  začátekpředchozí12 - 21dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Implementace filtru síťového provozu v FPGA procesorem Microblaze
Viktorin, Jan ; Korček, Pavol (oponent) ; Kaštil, Jan (vedoucí práce)
Práce se zabývá možnostmi hardwarové akcelerace softwarového filtru síťového provozu běžícímu na procesoru MicroBlaze v FPGA čipu Spartan-3E. Akcelerovanou aplikací je standardní firewall Linuxového jádra názývaný iptables, konkrétně jeho rozšíření L7-filter. L7-filter vyhledává regulární výrazy v provozu procházejícím systémem, a tím umožňuje rozpoznávat různé protokoly aplikační vrstvy. Pro jeho významný vliv na výkonnost aplikace byl nahrazen hardwarovou jednotkou řízenou z vlastního modulu Linuxového jádra. Profilací a měřením propustnosti bylo zjištěno, že je takto možné zvýšit propustnost systému i více než dvojnásobně.
Převod platformy NetCOPE do EDK
Palička, Jan ; Košař, Vlastimil (oponent) ; Viktorin, Jan (vedoucí práce)
Tato bakalářská práce se zaobírá převodem platformy NetCOPE do Xilinx Embedded Development Kit (EDK). Hlavním úkolem je vytvoření anotace hardware platformy NetCOPE pro její použití v prostředí EDK. Před samotnou implementací anotace je nutné nastudovat technologii FPGA, platformu NetCOPE a formát PSF pro anotaci IP-core platformy NetCOPE.
Sonda pro monitorování aplikačních protokolů
Fukač, Tomáš ; Košař, Vlastimil (oponent) ; Viktorin, Jan (vedoucí práce)
Tato práce se zabývá rozšířením funkcionality Mikrosondy o detekci a filtrování aplikačních protokolů. Mikrosonda je vestavěný systém, který je určen pro monitorování síťových linek o rychlosti 1 Gb /s. Detekce aplikačních protokolů vyžaduje použití technik pro vyhledávání řetězců a vzorů definovaných regulárním výrazem, což jsou operace náročné na výpočetní výkon zařízení. Na základě studia vybraných protokolů (SMTP, POP3, FTP, SIP) a stávající aplikace Mikrosonda byl vytvořen návrh rozšíření, které rozděluje funkcionalitu mezi FPGA a procesor. V FPGA probíhá předzpracování síťového provozu, které spočívá v hledání požadovaných identifikátorů uživatelů a vzorů specifických pro daný protokol. Na procesoru je následně ověřeno, zda se jedná o požadovanou komunikaci. Procesor tedy nemusí zpracovávat celý síťový provoz, ale jen část předvybranou v FPGA. Softwarová část je rozšířena o modul pro analýzu SMTP komunikace, který umožňuje zpracovávat více než 5000 síťových toků za sekundu. Podporu dalších protokolů lze přidat pouhým rozšířením softwarové části.
Framework pro částečnou dynamickou rekonfiguraci FPGA Virtex-5
Raček, Jakub ; Viktorin, Jan (oponent) ; Matoušek, Jiří (vedoucí práce)
Práce se zabývá návrhem a implementací frameworku částečné dynamické rekonfigurace pro FPGA architekturu Virtex-5.  Framework má usnadnit tvorbu aplikací s hardwarovými akcelerátory využívajících částečnou dynamickou rekonfiguraci. S využitím frameworku byla vytvořena demonstrační aplikace pro pattern-matching nad příchozími síťovými pakety. Řízení procesu částečné dynamické rekonfigurace obstarává systém typu GNU/Linux, který běží na procesoru MicroBlaze. To navíc umožňuje běh méně náročných aplikací a zpracování paketů pomocí softwaru.
Portace části systému pro zákonné odposlechy na mikrosondu
Dražil, Jan ; Korček, Pavol (oponent) ; Viktorin, Jan (vedoucí práce)
Mikrosonda je vestavěné zařízení, které slouží pro odposlech síťové komunikace. Aktuálně je součástí Sec6Net Lawful Interception System (SLIS). Bylo by užitečné, kdyby Mikrosonda byla samostatné zařízení. Nyní je předpokladem pro spuštění Mikrosondy připojení k~infrastruktuře SLIS. Cílem této práce je popsat způsob, jak převést SLIS na architekturu Mikrosondy.
Optimalizace síťových úloh
Dražil, Jan ; Korček, Pavol (oponent) ; Viktorin, Jan (vedoucí práce)
V dnešní době, kdy se blížíme k úplnému vyčerpání veřejných IPv4 adres, se spoléháme na techniky, které kompletní vyčerpání alespoň oddálí. Jednou z těchto technik je překlad síťových adres. Internetoví poskytovatelé vyžadují od zařízení provádějících překlad síťových adres (NAT) nejvyšší možnou propustnost. Tato práce porovnává aplikaci NAT DPDK, která je založena na frameworku DPDK, s volně dostupnými implementacemi překladu stových adres. Součástí této práce je také rozšíření NAT DPDK o podporu Application-Level Gateway.
Využití senzorických dat pro odvození stavu prostředí
Sakin, Martin ; Korček, Pavol (oponent) ; Viktorin, Jan (vedoucí práce)
Tato diplomová práce se zabývá analýzou, popisem a možným využitím senzorových dat ze systému inteligentní domácnosti. Dále je popsán inteligentní systém BeeeOn, který slouží jako zdroj senzorových dat, a možnosti rozšíření tohoto systému o automatizační úlohy. Následuje analýza všech všech měřených fyzikálních veličin, jejich vlastnosti a vliv na člověka. Zjištěné výsledky z naměřených dat byly využity k vytvoření klasifikátoru, založeném na hlubokých neuronových sítích, k detekování aktuálně probíhajících událostí v domácnosti. Detekované události mohou být využity pro navazující automatizační systém a tím přispět ke zlepšení životních podmínek. V závěru práce jsou diskutovány dosažené výsledky a možnosti pokračování na projektu.
DPDK nad síťovými kartami COMBO
Vido, Matej ; Dvořák, Milan (oponent) ; Viktorin, Jan (vedoucí práce)
Softvérový aplikačný rámec Data Plane Development Kit poskytuje štandardné rozhranie pre rýchle spracovanie paketov v užívateľskom priestore. DPDK podporuje sieťové zariadenia od viacerých výrobcov a rôzne architektúry. Združenie CESNET vyvíja sieťové karty rodiny COMBO pre Ethernet o rýchlostiach do 100 Gb/s. Prenos dát medzi sieťovými kartami COMBO a hostiteľským systémom je zabezpečovaný rozhraním SZE2. Táto práca popisuje návrh pridania podpory sieťových kariet COMBO do DPDK pomocou implementácie ovládača pre DPDK nazvaného szedata2. Vytvorený ovládač sa stal súčasťou DPDK od verzie 2.2.0 (december 2015). V práci sú ďalej popísané prevedené merania výkonnosti a dosiahnuté výsledky. Pri meraniach sa podarilo prijímať a vysielať dáta plnou rýchlosťou linky o rýchlosti 100 Gb/s.
Rozšíření systému inteligentní domácnosti o ovládání termoregulace
Köszegy, Lukáš ; Hájek, Josef (oponent) ; Viktorin, Jan (vedoucí práce)
Bakalářská práce se zaměřuje na integraci termoregulátora VPT od společnosti Thermona do systému inteligentní domácnosti s názvem BeeeOn. V teoretické části jsou popsány jednotlivé komponenty termoregulátoru VPT a systému BeeeOn. Nejdůležitější část práce tvoří návrh a implementace, které popisují získávání hodnot z termoregulátora VPT pomocí protokolu HTTP s využitím datového souboru ve formátu JSON. V těchto kapitolách jsou také popsány k tomu potřebné součásti, které je třeba integrovat do systému BeeeOn a termoregulátoru VPT.
Bezdrátové senzory pro inteligentní domácnost
Brychta, Tomáš ; Viktorin, Jan (oponent) ; Korček, Pavol (vedoucí práce)
Tato práce se zabývá senzory pro bezdrátovou komunikaci v inteligentní domácnosti. Úkolem senzorů je navázat spojení s řídící jednotkou přes kterou budou definovaným aplikačním protokolem odesílány údaje získané měřením okolí. Práce detailně analyzuje vliv rušení této  komunikace a nabízí možnosti jeho eliminace pro zvýšení stability samotné komunikace. Jako prototyp senzoru je využit vývojový kit společnosti Microchip.

Národní úložiště šedé literatury : Nalezeno 61 záznamů.   začátekpředchozí12 - 21dalšíkonec  přejít na záznam:
Viz též: podobná jména autorů
6 VIKTORIN, Jiří
6 Viktorin, Jiří
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.