Original title:
Návrh Rail-to-Rail operačního zesilovače v technologii CMOS
Translated title:
Design of the Rail-to-Rail operational amplifier in CMOS
Authors:
Cvešper, Stanislav ; Kledrowetz, Vilém (referee) ; Prokop, Roman (advisor) Document type: Bachelor's theses
Year:
2016
Language:
cze Publisher:
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií Abstract:
[cze][eng]
Práce se zabývá návrhem rail-to-rail operačního zesilovače ve třídě AB v technologii CMOS I3T25. Práce začíná úvodem do CMOS tranzistorů, následuje rozbor struktur operačního zesilovače, jeho návrh a simulace v návrhovém prostředí Cadence, popsány jsou také různé metody pro minimalizaci napěťové symetrie. Hlavním cílem práce je dosažení rail-to-rail vstupního i výstupního rozsahu operačního zesilovače pracujícího ve třídě AB, s minimální napěťovou nesymetrií, včetně návrhu topologie navrženého obvodu.
This thesis deals with design of rail-to-rail class AB operational amplifier in CMOS technology I3T25. Starting with a short introduction to CMOS transistors, following with description of operational amplifier, structures of operational amplifier, its design and simulation in software Cadence, with added description of techniques for minimalizing input offset voltage. Main goal is to design a rail-to-rail input common mode range operational amplifier with minimal input offset voltage with layout included.
Keywords:
AB class; Cadence; CMOS; offset voltage; Operational amplifier; Rail-to-Rail; Cadence; CMOS; napěťová nesymetrie; Operační zesilovač; Rail-to-Rail; třída AB
Institution: Brno University of Technology
(web)
Document availability information: Fulltext is available in the Brno University of Technology Digital Library. Original record: http://hdl.handle.net/11012/60541