Original title:
Modely tranzistorů technologie CMOS 0.35 um I3T pro PSpice
Translated title:
Models of transistors of CMOS 0.35 um process for PSpice
Authors:
Veverka, Vojtěch ; Dvořák, Radek (referee) ; Šotner, Roman (advisor) Document type: Master’s theses
Year:
2014
Language:
cze Publisher:
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií Abstract:
[cze][eng]
Práce je zaměřena na tvorbu modelů aktivních součástek pro obvodový simulační program PSpice. Jedná se především o tvorbu modelů na základě textového popisu dostupného v knihovnách nástroje Cadence Spectre a jejich převod na modely určené pro PSpice. Cílem práce je vypracování a vyzkoušení možné a nenáročné metodiky přibližného převodu CMOS a bipolárních tranzistorů založených na technologii I3T 0.35 m. O shodě výsledků simulací provedených s použitím převedených modelů a jejich původních předloh určených pro Cadence Spectre je pojednáno dále.
The master’s thesis focuses on model designing of active components for PSpice simulator. Creation of models are based on text description, which is avaible in Cadence Spectre libraries. The aim of this thesis is approximate conversion of CMOS and bipolar tranzistors based on I3T 0.35 m technology. Simulation’s results and their comparation are discussed below.
Keywords:
BJT; Cadence; model; PSpice; transistor; VBIC; BJT; Cadence; model; PSpice; tranzistor; VBIC
Institution: Brno University of Technology
(web)
Document availability information: Fulltext is available in the Brno University of Technology Digital Library. Original record: http://hdl.handle.net/11012/31622