guest ::
login
Digital Repository
Search
Submit
Help
About
Home
>
Academic theses (ETDs)
>
Master’s theses
> Metody měkkého spínání a optimalizace výstupní části budiče MOSFET tranzistorů
Information
Files
Original title:
Metody měkkého spínání a optimalizace výstupní části budiče MOSFET tranzistorů
Translated title:
Soft-switching Methods and Optimization of Output Stage of MOSFET Driver
Authors:
Trojan, Vladimír
;
Pavlík, Michal
(referee) ;
Prokop, Roman
(advisor)
Document type:
Master’s theses
Year:
2023
Language:
cze
Publisher:
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstract:
[cze]
[eng]
Diplomová práce se zabývá návrhem a porovnáním metod optimalizace zapojení koncového stupně budiče MOSFET za účelem snížení rozkmitu napětí na parazitní sériové indukčnosti vývodů pouzdra budiče MOSFET. Navržené metody optimalizace jsou realizovány na čipu a zapojeny do pouzdra SOIC-16. Dále je pak v rámci této práce navržena testovací DPS, na kterou jsou osazeny realizované testovací struktury. Pomocí měřicí sestavy jsou následně zjišťovány reálné parametry navržených metod optimalizace. Návrh metod optimalizace probíhal v prostředí Cadence Virtuoso a testovací DPS byla realizována za pomoci programu Autodesk EAGLE.
The diploma thesis deals with design and comparison of optimization methods for the circuit of output stage of the MOSFET gate driver, in order to reduce voltage swing induced on the parasitic series inductance of output terminals of the MOSFET gate driver package. The proposed optimization methods are implemented on-chip and integrated into an SOIC-16 package. Implemented test structures are then mounted on test PCB, which is designed as part of the thesis. The real parameters of the proposed optimization methods are then determined using the measurement setup. The design of the optimization methods was carried out in Cadence Virtuoso environment and the test PCB was designed using the Autodesk EAGLE program.
Keywords:
approximation of PCB parasitic properties
;
di/dt optimization
;
discrete power MOSFET
;
MOSFET gate driver
;
MOSFET switching
;
optimization methods of MOSFET gate driver
;
optimization of voltage swing on parasitic series inductance
;
parasitic series inductance of package terminals
;
PCB design
;
soft-switching
;
test PCB
;
aproximace parazitních vlastností DPS
;
budič MOSFET
;
diskrétní výkonový MOSFET
;
metody optimalizace budiče MOSFET
;
měkké spínání
;
měření reálných parametrů
;
návrh DPS
;
optimalizace di/dt
;
optimalizace rozkmitu napětí na parazitní indukčnosti
;
parazitní sériová indukčnost vývodů pouzdra
;
Spínání MOSFET
;
testovací DPS
Institution:
Brno University of Technology (
web
)
Document availability information:
Fulltext is available in the Brno University of Technology Digital Library.
Original record:
http://hdl.handle.net/11012/210143
Permalink:
http://www.nusl.cz/ntk/nusl-526646
The record appears in these collections:
Universities and colleges
>
Public universities
>
Brno University of Technology
Academic theses (ETDs)
>
Master’s theses
Record created 2023-06-18, last modified 2023-06-25
Similar records
No fulltext
Export as
DC
,
NUŠL
,
RIS
Share