Original title:
Zesilovače s unipolárními tranzistory JFET a MOSFET pro laboratorní výuku
Translated title:
Single stage amplifiers employing JFET and MOSFET for educational laboratory purposes
Authors:
Šimek, Dominik ; Petržela, Jiří (referee) ; Langhammer, Lukáš (advisor) Document type: Bachelor's theses
Year:
2019
Language:
cze Publisher:
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií Abstract:
[cze][eng]
Bakalářská práce se zabývá návrhem a realizací přípravku pro měření zesilovačů s unipolárními tranzistory, který bude využit v rámci laboratorní výuky. Cílem práce je vytvořit komplexní přípravek, který poskytne prostředek k měření základních charakteristik zesilovače v zapojení se společným Drainem, společným Sourcem i společným Gatem. Čímž pomůže studentům ke snazšímu pochopení principů unipolárních tranzistorů. Deska plošných spojů přípravku bude tvořena zapojeními zesilovačů s MOSFETy a JFETy, přičemž bude možné si vybrat, zda chceme měřit tranzistor s typem kanálu N či typem kanálu P. Samotný návrh je podložen rozborem základních teoretických vlastností unipolárních tranzistorů, výpočty a simulacemi, které jsou též součástí práce.
Bachelor thesis deals with design and construction of measuring box for amplifiers with unipolar transistors, which will be used within laboratory classes. The point of the thesis is to create a complex instrument, which offers system used for measuring of essential characteristics of common-drain, common-source and/or common-gate amplifiers. It will help students to more easily understand principle of unipolar transistors. The printed circuit board will contain amplifier circuits with MOSFET and JFET transistors, with option to switch between measuring N-type or P-type channel transistor. The design itself is substantiated by analysis of essential theoretical properties of unipolar transistors, by numerical calculations, and simulations, which are also parts of the thesis.
Keywords:
common Drain; common Gate; common Source; Field-effect transistor; JFET; MOSFET; JFET; MOSFET; společný Drain; společný Gate; společný Source; Unipolární tranzistory
Institution: Brno University of Technology
(web)
Document availability information: Fulltext is available in the Brno University of Technology Digital Library. Original record: http://hdl.handle.net/11012/173667