Název:
Rozhraní typu I2C a jejich implementační možnosti v technologiích ASIC
Překlad názvu:
I2C-Based Interfaces and Their Implementation Possibilities in Current ASIC Technologies
Autoři:
Podzemný, Jakub ; Ambrož, Jaromír (oponent) ; Fujcik, Lukáš (vedoucí práce) Typ dokumentu: Bakalářské práce
Rok:
2016
Jazyk:
cze
Nakladatel: Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstrakt: [cze][eng]
Práce se zabývá možnostmi implementace I2C, SMBus a PMBus rozhraní v současných technologiích ASIC. V první části se práce zaměřuje na popis jednotlivých sběrnic a jejich vzájemných rozdílů dle nejnovějších specifikací z digitálního a funkčního pohledu. Analogová část problematiky je zde z velké části zanedbána. Dále se práce zabývá porovnáním vybraných I2C/SMBus slave modulů vytvořených firmou ON Semiconductor, popsaných v jazyce Verilog HDL, z hlediska počtu klopných obvodů, funkčnosti a především vhodnosti pro jejich optimalizaci a rozšíření na PMBus slave modul. V poslední části se práce zabývá návrhem jednotlivých rozhraní na bázi I2C, tedy návrhem modulů I2C slave, SMBus slave a PMBus slave v jazyce Verilog HDL.
This work deals with implementation possibilities of I2C, SMBus and PMBus interfaces in current ASIC technologies. In first part of this work are descriptions of these interfaces considering their actual specifications and differences between them from digital and functional point of view. The analog part of this issue is for the most part ignored. Additional part is focused on comparison of selected Verilog HDL I2C/SMBus slave modules developed by ON Semiconductor company by size, function and mainly by optimization and extension possibilities. Last part of this work deals with newly designed I2C-based interfaces. New I2C slave, SMBus and PMBus slave modules are described in Verilog HDL language.
Klíčová slova:
ASIC; digitální obvody; I2C; implementace; PMBus; Power Management Bus; SMBus; System Management Bus; Verilog HDL; ASIC; digital circuit; I2C; implementation; PMBus; Power Management Bus; SMBus; System Management Bus; Verilog HDL
Instituce: Vysoké učení technické v Brně
(web)
Informace o dostupnosti dokumentu:
Plný text je dostupný v Digitální knihovně VUT. Původní záznam: http://hdl.handle.net/11012/61635