Original title:
Rozhraní pro průmyslovou HD kameru
Translated title:
Industrial HD camera interface
Authors:
Juřica, Libor ; Dvořák, Vojtěch (referee) ; Bohrn, Marek (advisor) Document type: Master’s theses
Year:
2015
Language:
cze Publisher:
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií Abstract:
[cze][eng]
Diplomová práce se zabývá vytvořením obvodu pro příjem dat z průmyslové kamery. Jádro obvodu je navrhováno pro FPGA. Teoretická část obsahuje popis rozhraní SDI, rozbor příslušných standardů SMPTE a specifikaci datového formátu. Je zde popsána obecná charakteristika multigigabitových komunikačních bloků. Praktická část obsahuje návrh SDI přijímače v jazyce VHDL. Práce dále uvádí simulace obvodu, implementaci pro reálnou aplikaci a výsledky měření přenosu signálu přes komutátor.
Master´s thesis deals with creating circuit for receiving data from industrial camera. IP Core is designing for FPGA. Theoretical part of the work describes SDI interface, analysis of relevant SMPTE standards and specification of data format. The thesis include general characteristics of multigigabit transceivers. Practical part include VHDL description of SDI receiver. Thesis presents simulations of created circuit, implementation for real application and measurement results for signal transmission over slip ring.
Keywords:
FPGA; industrial camera; MGT; SDI; slip ring; VHDL; FPGA; komutátor; MGT; průmyslová kamera; SDI; VHDL
Institution: Brno University of Technology
(web)
Document availability information: Fulltext is available in the Brno University of Technology Digital Library. Original record: http://hdl.handle.net/11012/40260