Národní úložiště šedé literatury Nalezeno 4 záznamů.  Hledání trvalo 0.00 vteřin. 
Implementace výpočtu FFT v obvodech FPGA a ASIC
Dvořák, Vojtěch ; Bohrn, Marek (oponent) ; Fujcik, Lukáš (vedoucí práce)
Cílem diplomové práce je navrhnout implementaci algoritmu rychlé Fourierovi transformace, kterou lze použít v obvodech FPGA nebo ASIC. Implementace bude modelována v prostředí Matlab a následně bude použit tento návrh jako referenční model pro popis implementace algoritmu rychlé Fourierovy transformace v jazyce VHDL. Pro ověření správnosti návrhu bude vytvořeno verifikační prostředí a provedena verifikace. V poslední části práce bude navržen program, který bude generovat zdrojové kódy pro různé parametry modulu provádějícího rychlou Fourierovu transformaci.
Návrh číslicového filtru typu pásmová propust
Dvořák, Vojtěch ; Pristach, Marián (oponent) ; Fujcik, Lukáš (vedoucí práce)
Cílem práce je vysvětlit problematiku digitálních filtrů IIR, ukázat postup návrhu digitálního filtru v prostředí Matlab a navrhnout model ideálního filtru typu pásmová propust s konkrétními parametry v prostředí Matlab. Tento filtr bude následně sloužit jako referenční model pro verifikaci s filtrem popsaným v jazyce VHDL.
Návrh číslicového filtru typu pásmová propust
Dvořák, Vojtěch ; Pristach, Marián (oponent) ; Fujcik, Lukáš (vedoucí práce)
Cílem práce je vysvětlit problematiku digitálních filtrů IIR, ukázat postup návrhu digitálního filtru v prostředí Matlab a navrhnout model ideálního filtru typu pásmová propust s konkrétními parametry v prostředí Matlab. Tento filtr bude následně sloužit jako referenční model pro verifikaci s filtrem popsaným v jazyce VHDL.
Implementace výpočtu FFT v obvodech FPGA a ASIC
Dvořák, Vojtěch ; Bohrn, Marek (oponent) ; Fujcik, Lukáš (vedoucí práce)
Cílem diplomové práce je navrhnout implementaci algoritmu rychlé Fourierovi transformace, kterou lze použít v obvodech FPGA nebo ASIC. Implementace bude modelována v prostředí Matlab a následně bude použit tento návrh jako referenční model pro popis implementace algoritmu rychlé Fourierovy transformace v jazyce VHDL. Pro ověření správnosti návrhu bude vytvořeno verifikační prostředí a provedena verifikace. V poslední části práce bude navržen program, který bude generovat zdrojové kódy pro různé parametry modulu provádějícího rychlou Fourierovu transformaci.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.