Národní úložiště šedé literatury Nalezeno 31 záznamů.  1 - 10dalšíkonec  přejít na záznam: Hledání trvalo 0.01 vteřin. 
Problém řízení H_2 pro deskriptorové systémy
Kučera, Vladimír
Předkládá se řešení problému řízení H_2 pro lineární deskriptorové systémy. Řešení se skládá ze dvou kroků. Nejprve je parametrizována množina všech regulátorů, které stabilizují systém řízení. Použitý matematický aparát se opírá o oboustranně nesoudělné, stabilní ryzí faktorizace racionálních matic. Faktory jsou ve tvaru zesílení stabilizující deskriptorové zpětné vazby a zesílení stabilizující výstupní injekce, což představuje stupně volnosti, které mohou být použity v další optimalizaci.
Dynamic reconfiguration of FPGAs: a case study
Matoušek, Rudolf
This paper discusses dynamic reconfiguration achievable using current FPGA methodology. An analysis of implementation issues has been presented and desirable features of future generation of CAD tools have been discussed. Several practical examples have been presented together with their implementation data.
Using the System-C library for bit-true simulations in MATLAB
Schier, Jan
In the paper, the possibilities of bit-true simulations in Matlab/Simulink are discussed, with focus on intergrating the SystemC simulation language into Matlab environment.
Utilization of the HSLA toolbox for the FPGA prototyping
Pohl, Zdeněk ; Líčko, M.
An innovative design-flow for DSP algorithms usign high-speed logarithmic arithmetic (HSLA) toolbox is introduced on a demo RLS lattice application. Utilization of toolbox provides effective design time shortening and it makes designer work easier. Firstly, scripts in Matlab are written and checked. From working scripts, design is decomposed in Simulink to cycle-exact simulation and rewritten in Celoxica DK1 tool. Finally, hardware is targeted from DK1 and results are compared with simulations.
Extension for Xilinx System Generator - logarithmic arithmetic blockset
Líčko, Miroslav ; Métais, B. ; Tichý, Milan ; Matoušek, Rudolf
The paper introduces support of floating point(FP) data format for the Xilinx System Generator (XSG) using logarithmic arithmetic. This type of arithmetic seems to be one of the promising ways to solve FP sort of DSP problems in practice. Our 32-bit high-speed logarithmic arithmetic (HSLA) keeps the accuracy according to IEEE 754 and speed up some kinds of FP algorithms. Promising is 19-bit equivalent utilised int this paper. It offers reasonable precision for the practical use and has min.HW requirements.
Floating-Point-Like Arithmetic for FPGA
Matoušek, Rudolf ; Líčko, Miroslav ; Heřmánek, Antonín ; Softley, C.
In recent years we have investigated the use of a logarithmic number representation as an alternative to floating-point. Efficient techniques have been developed to facilitate arithmetic comparable to single precision floating-point in the logarithmic domain.

Národní úložiště šedé literatury : Nalezeno 31 záznamů.   1 - 10dalšíkonec  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.