Národní úložiště šedé literatury Nalezeno 23 záznamů.  předchozí11 - 20další  přejít na záznam: Hledání trvalo 0.00 vteřin. 
Implementace laditelného číslicového filtru do obvodu FPGA
Štěpán, Matěj ; Pristach, Marián (oponent) ; Dvořák, Vojtěch (vedoucí práce)
Práce se zabývá problematikou návrhu číslicových IIR filtrů. V práci jsou představeny základní struktury IIR filtrů včetně kaskádové struktury SOS. V teoretické části je posouzena vhodnost koeficientů přenosové funkce, získaných pomocí nástroje Filter Designer, pro laditelný IIR filtr implementovaný do obvodu FPGA. V praktické části je popsán navržený laditelný IIR filtr v jazyce VHDL.
Analýza dat z inteligentního včelího úlu
HÁLA, Petr
Cílem bakalářské práce je návrh a implementace programového vybavení, které zpracovává zvuková data ze včelího úlu. Audio signál je analyzován ve frekvenční doméně s využitím rychlé Fourierovy transformace a ve specifických frekvenčních pásmech pomocí filtrace v časové doméně. RMS filtrovaných signálu je do databáze ukládáno dávkově i průběžně a vizualizováno pomocí webové aplikace. Analýzu dílčích zvukových záznamů lze zobrazovat pomocí modulů disponujících v jazyce Python s možností výstupu grafů do PDF. Nad daty byla provedena shluková analýza pomocí samoorganizujících se map (SOM), kterou byly detekovány různorodé zvukové projevy včelstva v různých ročních obdobích s následnou vizualizací pomocí teplotních map.
Webová demonstrace návrhu lineárních filtrů
Pospíšil, Ondřej ; Černocký, Jan (oponent) ; Novotný, Ondřej (vedoucí práce)
Cílem této práce je vytvořit demonstrační aplikaci zaměřenou na návrh číslicových filtrů. V prvních kapitolách se věnujeme teorii číslicové filtrace a návrhu číslicových filtrů. následující kapitole si shrneme a ohodnotíme existující řešení. V poslední části je popsán návrh a implementace vlastní demonstrační aplikace.
Zpracování signálu z digitálních mikrofonů typu MEMS
Koníček, Cyril ; Pristach, Marián (oponent) ; Fujcik, Lukáš (vedoucí práce)
Práce se zabývá návrhem filtrů pro zpracování signálu z digitálního mikrofonu typu MEMS. V práci jsou teoreticky rozebrány typy mikrofonů, struktura digitálního mikrofonu AMDP421, struktura a návrh jednotlivých filtrů jak v programu MATLAB, tak i v jazyce VHDL. Výsledkem práce je vytvoření návrhu filtrů v jazyce VHDL, jeho implementování do hradlového pole FPGA a vytvoření vstupního a výstupního modulu k desce SPARTAN 3 FPGA STARTER KIT pro demonstraci funkce filtru.
Zlomkooktává analýza akustických signálů
Ryšavý, Marek ; Frenštátský, Petr (oponent) ; Schimmel, Jiří (vedoucí práce)
Diplomová práce se zabývá návrhem a optimalizací číslicových filtrů pro oktávová a zlomkooktávová pásma. Dále práce popisuje chování těchto filtrů při aplikaci v systémech s pevnou řádovou čárkou a rozebírá problematiku kvantování koeficientů diskrétního systému. Navržené banky filtrů jsou implementovány v jazyce C, kde je vytvořen jednoduchý analyzátor akustických signálů pracující dle normy ČSN EN 61260.
Návrh číslicového filtru typu pásmová propust
Dvořák, Vojtěch ; Pristach, Marián (oponent) ; Fujcik, Lukáš (vedoucí práce)
Cílem práce je vysvětlit problematiku digitálních filtrů IIR, ukázat postup návrhu digitálního filtru v prostředí Matlab a navrhnout model ideálního filtru typu pásmová propust s konkrétními parametry v prostředí Matlab. Tento filtr bude následně sloužit jako referenční model pro verifikaci s filtrem popsaným v jazyce VHDL.
Webová demonstrace lineární filtrace
Novotný, Ondřej ; Bařina, David (oponent) ; Černocký, Jan (vedoucí práce)
Cílem této práce je vytvořit demonstrační aplikaci diskrétní lineární filtrace. V úvodní části je shrnuta teorie digitální filtrace a návrhu digitálních filtrů. V následující kapitole jsou obsažena existující řešení. Následuje návrh vlastní aplikace a její implementace. Na závěr jsou uvedeny příklady použití demonstrační aplikace a reakce uživatelů.
Design of Optimized Architectures of Digital Filters for Low-Power Integrated Circuits
Pristach, Marián ; Husák, Miroslav (oponent) ; Ďuračková, Daniela (oponent) ; Fujcik, Lukáš (vedoucí práce)
The doctoral thesis deals with development and design of novel architectures of digital filters for low-power integrated circuits. The main goal was to achieve optimum parameters of digital filters with respect to the chip area, power consumption and operating frequency. The target group of the proposed architectures are application specific integrated circuits designed for signal processing from sensors using delta-sigma modulators. Three novel architectures of digital filters optimized for low-power integrated circuits are presented in the thesis. The thesis provides analysis and comparison of parameters of the new filter architectures with the parameters of architectures generated by Matlab tool. A software tool has been designed and developed for the practical application of the proposed architectures of digital filters. The developed software tool allows generating hardware description of the filters with respect to defined parameters.
Řídící jednotka pro DSP zpracování a distribuci zvukového signálu pro externí aktivní reproduktory
Šerík, Martin ; Ing. Jiří Stifter, Ph.D., FEL ZČU v Plzni (oponent) ; Kratochvíl, Tomáš (vedoucí práce)
Práca sa zaoberá rozborom problematiky číslicového spracovania signálu a návrhom riadiacej jednotky pre spracovanie a distribúciu zvukového signálu pre externé reproduktory. Je v nej popísaný spôsob funkcie delta-sigma AD prevodníkov, najpoužívanejších digitálnych filtrov a rýchlej Fourierovej transformácie. V práci je okrem výberu vhodného spôsobu prenosu spracovaného signálu do externých reproduktorov navrhnutý hardware zariadenia spolu s popisom vytvoreného firmware. V záveru práce sú diskutované funkcie a dosiahnuté parametre jednotky.
Návrh digitálního decimačního filtru v technologii CMOS
Toman, Petr ; Pristach, Marián (oponent) ; Fujcik, Lukáš (vedoucí práce)
Tato diplomová práce se zabývá návrhem digitálního decimačního filtru pro podvzorkování a filtraci signálu ze sigma-delta AD převodníku. Je proveden návrh kaskády filtrů v programu Matlab podle zadaných požadavků, který je následně popsán v jazyce VHDL s ohledem na minimální spotřebu plochy. Funkce implementované struktury filtru je následně porovnána s referenčními filtry získanými z Matlabu ve vytvořeném verifikačním prostředí. Na závěr je provedena syntéza v zadané technologii a verifikace filtru na hradlové úrovni.

Národní úložiště šedé literatury : Nalezeno 23 záznamů.   předchozí11 - 20další  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.