Original title:
Radarový signálový procesor v FPGA
Translated title:
Radar Signal Processor in FPGA
Authors:
Přívara, Jan ; Musil, Petr (referee) ; Maršík, Lukáš (advisor) Document type: Master’s theses
Year:
2017
Language:
cze Publisher:
Vysoké učení technické v Brně. Fakulta informačních technologií Abstract:
[cze][eng]
Práce se zabývá návrhem a realizací radarového procesoru v FPGA. Teoretická část se věnuje Dopplerově radaru, principům zpracování radarového signálu a cílové platformě Xilinx Zynq. Následně je popsán návrh radarového procesoru včetně jednotlivých komponent a řešení je implementováno. Komponenty pro FPGA jsou popsány v jazyce VHDL. V poslední části je provedeno vyhodnocení implementace, jsou shrnuty poznatky z práce a je navrženo možné pokračování.
This work describes design and implementation of radar processor in FPGA. The theoretical part is focused on Doppler radar, principles of radar signal processing methods and target platform Xilinx Zynq. The next part describes design of radar processor including its individual components and the solution is implemented. FPGA components are written in VHDL language. In the end, the implementation is evaluated and possible continuation of this work is stated.
Keywords:
discrete Fourier transform; Doppler effect; Doppler radar; embedded systems; fast Fourier transform; fft; FPGA; hardware acceleration; radar processor; radar signal processing; Zynq; diskrétní Fourierova transformace; Dopplerův efekt; Dopplerův radar; FPGA; hardwarová akcelerace; radarový procesor; rychlá Fourierova transformace; vestavěné systémy; zpracování radarového signálu; Zynq
Institution: Brno University of Technology
(web)
Document availability information: Fulltext is available in the Brno University of Technology Digital Library. Original record: http://hdl.handle.net/11012/69474