Original title:
Realizace plošného spoje s vysokorychlostními přenosy dat
Translated title:
Implementation of printed circuit board with high-speed data lines
Authors:
Čunderlík, Dávid ; Hanák, Pavel (referee) ; Krajsa, Ondřej (advisor) Document type: Master’s theses
Year:
2022
Language:
cze Publisher:
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií Abstract:
[cze][eng]
Táto práca sa zaoberá problematikou návrhu DPS s vysokorýchlostnými zbernicami a signálovými trasami. Teoreticky popisuje príčiny vzniku problémov spojených s návrhom týchto systémov a ich všeobecné riešenia. Je kladený dôraz na odporúčania pre návrhy systémov s pamäťami DDR3/4 a rozhraním PCIe. V práci je popísané odporúčanie pre každý kritický bod návrhu a ukážkou týchto odporúčaní je navrhnutá DPS s ARM procesorom TI AM6526 na 8-vrstvovom plošnom spoji o formáte "System on module" s veľkosťou 80x60\,mm. Napojenie tohto "SoM" na rozširujúce dosky je riešené cez dvojicu DF40-100DS konektorov a samotný "SoM" obsahuje 4 pamäťové moduly DDR4 rozhranie pre karty Micro-SD, 16GB eMMC pamäte.
This master’s thesis covers the design of PCBs with high-speed buses and signal paths. Theoretically describes the causes of problems associated with the design of these systems and their general solutions. Emphasis is placed on recommendations for system designs with DDR3 / 4 memories and PCIe interface. The work describes the recommendation for each critical point of the design and an example of these recommendations is designed PCB with ARM processor TI AM6526 on an 8-layer printed circuit board in the format "System on module" with a size of 80x60 \, mm. The connection of this "SoM" to the expansion boards is solved via a pair of DF40-100DS connectors and the "SoM" itself contains 4 memory modules DDR4 interface for Micro-SD cards, 16GB eMMC memory.
Keywords:
AM6526; ARM; Autodesk Eagle; Compute module; design; PCB; schematics; Texas Instruments; AM6526; ARM; Autodesk Eagle; Compute Module; DPS; návrh; schéma; Texas Instruments
Institution: Brno University of Technology
(web)
Document availability information: Fulltext is available in the Brno University of Technology Digital Library. Original record: http://hdl.handle.net/11012/204723