Original title:
Optimalizace podpůrných kryptografických operací pomocí hardware
Translated title:
Optimization of supporting cryptographic operations using hardware
Authors:
Čurilla, Jakub ;
Smékal, David (referee) ;
Cíbik, Peter (advisor)
Document type: Bachelor's theses
Year:
2022
Language:
cze
Publisher:
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií
Abstract:
[cze] [eng]
Táto práca sa zaoberá popisom obvodov architektúry FPGA ich štruktúry, jazyka VHDL, vývojovým postupom pre FPGA, kryptografiou jej delením a kryptografickými algoritmami, a následnou implementáciou a realizáciou podporných funkcií pre kryptografické operácie v jazyku VHDL, ich časovou a výkonnostnou analýzou, a vzájomným porovnaním.
This work deals with the description of FPGA architecture circuits, their structure, VHDL language, FPGA design flow, cryptography and cryptographic algorithms, and subsequent implementation and realization of support functions for cryptographic operations in VHDL language, their time and performance analysis, and mutual comparison.
Keywords:
Cryptographic operations ;
Cryptography ;
FPGA ;
FPGA design flow ;
Implementation ;
Logical XOR ;
Modular arithmetic ;
Multiplication ;
Resource utilization analysis ;
Simulation ;
Synthesis ;
Time analysis ;
VHDL ;
Vivado ;
Analýza vytížení zdrojov ;
FPGA ;
Implementácia ;
Kryptografia ;
Kryptografické operácie ;
Logické XOR ;
Modulárna aritmetika ;
Násobenie ;
Simulácia ;
Syntéza ;
VHDL ;
Vivado ;
Vývojový postup FPGA ;
Časová analýza
Institution: Brno University of Technology
(
web )
Document availability information: Fulltext is available in the Brno University of Technology Digital Library.
Original record: http://hdl.handle.net/11012/208352
Permalink: http://www.nusl.cz/ntk/nusl-507948
The record appears in these collections: Universities and colleges > Public universities > Brno University of Technology Academic theses (ETDs) > Bachelor's theses