Original title:
A Novel Emulation Technique that Preserves Circuit Structure and Timing
Translated title:
Nová metoda emulace obvodu zachovávající strukturu a časování obvodu
Authors:
Kafka, Leoš Document type: Papers Conference/Event: Počítačové architektury a diagnostika 2007, Srní (CZ), 2007-09-17 / 2007-09-19
Year:
2007
Language:
eng Abstract:
[eng][cze] This paper presents an emulation technique that allows to preserve structure and optionally timing of an emulated circuit according to a target technology. The technique is compatible with fault injection techniques based on circuit instrumentation or partial runtime reconfiguration, and it allows to emulate timing parameters of the circuit through an introduction of a virtual time. An area and timing overhead due to preserving the circuit structure and parameters of basic delay elements are evaluated by experiments.Článek popisuje novou metodu emulace obvodů v FPGA, která zachovává strukturu a případně i časování obvodu s ohledem na cílovou technologii. Metoda umožňuje použít obě metody vkládání poruch, a to jak metody založené na modifikaci obvodu, tak metody založené na dynamické rekonfiguraci. K emulaci časových vlastností obvodu se používá virtuální čas. Článek dále obsahuje experimenty, které ověřují základní vlastnosti navrhované metody.
Keywords:
Fault emulation Project no.: CEZ:AV0Z10750506 (CEP), 1QS108040510 (CEP) Funding provider: GA AV ČR Host item entry: Počítačové architektury a diagnostika 2007 Sborník příspěvků, ISBN 978-80-7043-605-9
Institution: Institute of Information Theory and Automation AS ČR
(web)
Document availability information: Fulltext is available at the institute of the Academy of Sciences. Original record: http://hdl.handle.net/11104/0150707