Národní úložiště šedé literatury Nalezeno 200 záznamů.  1 - 10dalšíkonec  přejít na záznam: Hledání trvalo 0.00 vteřin. 
Implementace výpočtu FFT v obvodech FPGA a ASIC
Dvořák, Vojtěch ; Bohrn, Marek (oponent) ; Fujcik, Lukáš (vedoucí práce)
Cílem diplomové práce je navrhnout implementaci algoritmu rychlé Fourierovi transformace, kterou lze použít v obvodech FPGA nebo ASIC. Implementace bude modelována v prostředí Matlab a následně bude použit tento návrh jako referenční model pro popis implementace algoritmu rychlé Fourierovy transformace v jazyce VHDL. Pro ověření správnosti návrhu bude vytvořeno verifikační prostředí a provedena verifikace. V poslední části práce bude navržen program, který bude generovat zdrojové kódy pro různé parametry modulu provádějícího rychlou Fourierovu transformaci.
Monolitická ŽB deska s žebry
Dvořák, Vít ; Perla, Jan (oponent) ; Strnad, Jiří (vedoucí práce)
Bakalářská práce řeší návrh železobetonové monolitické liniově podepřené křížem vyztužené stropní desky a návrh podporujících železobetonových žeber. Půdorysný tvar desky je obdélník a deska je 1x výškově zalomená. Obsahem práce je výpočet a návrh vyztužení desky a žeber. Pro výpočet vnitřních sil byl použit výpočetní program Scia Engineer 14 a také kontrolní ruční výpočet. Stropní deska s žebry se nachází v 1. NP polyfunkčního domu. Ostatní části objektu práce neřeší.
Behaviorální syntéza digitálních obvodů
Jendrušák, Ján ; Fujcik, Lukáš (oponent) ; Dvořák, Vojtěch (vedoucí práce)
Táto práca sa zaoberá praktickým otestovaním behaviorálnej syntézy ako spôsobu návrhu digitálnych obvodov a jej momentálnym progresom pri tvorbe RTL popisov. V úvode práce sú popísané hlavné úlohy behaviorálnej syntézy spolu s knižnicou tried jazyka C++ nazvanou SystemC, ktorá implementuje hardvérové konštrukcie, dátové typy s definovateľnou dátovou šírkou a vie pracovať s časom. Ďalej sa práca zameriava na diskrétnu Fourierovu transformáciu a jej modifikáciu pre efektívnejší výpočet – rýchlu Fourierovu transformáciu. V praktickej časti práce je navrhnutý referenčný model algoritmu FFT, ktorý je ďalej vhodne upravený a prevedený nástrojom pre behaviorálnu syntézu Stratus High-Level Synthesis do viacerých hardvérových architektúr.
Prostředí pro návrh digitálních obvodů s využitím vlastního jazyka typu HLS
Pastušek, Václav ; Dvořák, Vojtěch (oponent) ; Fujcik, Lukáš (vedoucí práce)
V dnešní době existuje spoustu různých vysokoúrovňových syntéz pro popis digitálních obvodů. Ty nejznámější pak generují VHDL kód z programovacích jazyků jako jsou např.: ANSI C, C++, SystemC, SystemVerilog a MATLAB. Ale ne každý se ztotožní s programováním toho typu, proto je občas dobré přejít na vyšší úroveň abstrakce, kdy se schová vnitřní část komponentů, a pak se dané komponenty volají se vstupy a výstupy. Tato práce se zabývá problematikou návrhu HLS, návrhem vstupního pseudokódu, pseudoknihoven, překladače vytvořeném v jazyce Python, jeho moduly a praktickým použitím.
Měření parametrů komunikace přes sběrnici PCI Express
Dujiček, Ondřej ; Dvořák, Vojtěch (oponent) ; Pristach, Marián (vedoucí práce)
Tato práce se zabývá parametry ovlivňujícími propustnost PCI Express sběrnice a jejím výsledkem je návrh a implementace jednotky pro měření parametrů komunikace přes PCI Express sběrnici. Jednotka je implementovaná v jazyce VHDL a zaměřuje se na generování provozu až o rychlosti 100 Gb/s a jeho měření. Implementovaná jednotka je schopná pracovat při frekvenci 200 MHz v čipu FPGA Virtex 7 umístěném na akcelerační kartě COMBO-100G. Implementovaná jednotka je řízena ze software přes rozhraní MI32 a je schopna měřit množství přenesených paketů, množství přenesených dat přijatých a odeslaných. Tyto informace dále exportovat do software pomocí rozhraní MI32
Návrh planárního optického vlnovodu
Dvořák, Václav ; Friedl, Martin (oponent) ; Nešpor, Dušan (vedoucí práce)
Tato bakalářská práce se zabývá teoretickými základy planárních optických vlnovodů, možnostmi výroby a návrhem planárního optického vlnovodu. Návrh vlnovodu bude simulován pomocí softwaru FDTD Solutions a také Ansoft HFSS. Tyto dva programy využívají jiné výpočetní techniky pro simulaci. Následně budou upraveny parametry vlnovodu k dosažení lepších vlastností. Výsledkem bude porovnání vlastností vlnovodů. Dále zde bude popsán návrh realizace vlnovodu.
Vliv jazyků vysoké úrovně na výsledný fyzický návrh číslicových obvodů do FPGA
Sikora, Martin ; Dvořák, Vojtěch (oponent) ; Šťáva, Martin (vedoucí práce)
Popularita vysokoúrovňové syntézy (HLS) se postupně zvyšuje a nástrojů pro ni stále přibývá. Otázkou je, jaký dopad mají tyto nástroje na konečný návrh číslicového obvodu a jestli se v konečném důsledku návrh v jazyce vyšší úrovně oplatí. V této práci je uveden přehled těchto nástrojů a vybrané nástroje jsou porovnávány na základě stanovených kritérií.
Návrh fotovoltaické elektrárny pro rodinný dům v okrese Jihlava
Dvořák, Vít ; Maule, Petr (oponent) ; Vaněk, Jiří (vedoucí práce)
Tato diplomová práce řeší návrh fotovoltaické solární elektrárny pro konkrétní rodinný dům v lokalitě Jihlavska. Cílem práce bylo seznámit se s technologií pro výrobu solárních systémů, vyhodnotit trh v ČR a vytvořit návrh fotovoltaické solární elektrárny. Celkem byly navrženy tři elektrárny za pomoci návrhového systému PV*SOL. Každý návrh využívá jinou technologii fotovoltaických článků. Výsledkem každého návrhu elektrárny je kompletně hotový projekt, z kterého vychází mnoho faktorů jako účinnost celého systému v dané lokalitě, finanční analýza, návratnost investic a další. Navíc tyto projekty splňují podmínky pro dosažení dotačního programu Nová zelená úsporám. Na konci práce jsou vyhodnoceny všechny tři navržené elektrárny a za pomoci multikriteriální analýzy je určen nejlepší a nejvýhodnější návrh elektrárny pro danou lokalitu. V závěru je pak uvedena myšlenka dalšího rozvoje projektu.
Rychlá rekonstrukce fotoakustických obrazů
Kukliš, Filip ; Dvořák, Václav (oponent) ; Jaroš, Jiří (vedoucí práce)
Schopnost rekonstrukce fotoakustických obrazů je důležitým předpokladem pro studium měkkých tkaniv, nebo vaskulárního a lymfatického systému v malém prostoru a ve vysokém rozlišení. V současné době řešení vyžaduje enormní výpočetní výkon a je znatelně časově náročný. V této studii by jsme rádi představili nové řešení, které by bylo mnohem rýchlejší a jednodušší na použití. Moje řešení je až 20x rychlejší a potřebuje o čtyřicet procent méně paměti. Toto řešení může být lepší alternativou pro vědce, kteří studují měkké tkáně pomocí fotoakustického zobrazování.
Testovací rozhraní integrovaných obvodů s malým počtem vývodů
Tománek, Jakub ; Dvořák, Vojtěch (oponent) ; Šťáva, Martin (vedoucí práce)
Práce prozkoumává možnosti snížení počtu potřebných vývodů pro testovací rozhraní zákaznických integrovaných obvodů (ASIC). V první části práce jsou popsána existující řešení a shrnuty principy, které je možné za tímto účelem využít. V druhé části práce konkrétní řešení čtyřvodičové, třívodičové, dvouvodičové, jednovodičové a nulavodičové rozhraní. Na závěr jsou shrnuty výhody a nevýhody jednotlivých přístupů pro řešení problematiky a navržených řešení.

Národní úložiště šedé literatury : Nalezeno 200 záznamů.   1 - 10dalšíkonec  přejít na záznam:
Viz též: podobná jména autorů
7 DVOŘÁK, Vlastimil
19 DVOŘÁK, Vojtěch
19 DVOŘÁK, Václav
18 DVOŘÁK, Vít
2 Dvořák, Viktor
2 Dvořák, Vilém
2 Dvořák, Vladimír
3 Dvořák, Vladimír,
1 Dvořák, Vladislav
7 Dvořák, Vlastimil
19 Dvořák, Vojtěch
1 Dvořák, Vojtěch Adalbert
19 Dvořák, Václav
18 Dvořák, Vít
1 Dvořák, Vítězslav
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.