Original title:
Analýza pracoviště pro měření proudového postranního kanálu
Translated title:
Experimental testbed for power side channel analysis
Authors:
Gajdošík, Ester ; Martinásek, Zdeněk (referee) ; Gerlich, Tomáš (advisor) Document type: Bachelor's theses
Year:
2023
Language:
slo Publisher:
Vysoké učení technické v Brně. Fakulta elektrotechniky a komunikačních technologií Abstract:
[slo][eng]
Táto bakalárska práca sa zameriava na realizáciu merania prúdového postranného kanála na troch experimentálnych pracoviskách s implementovaným šifrovacím algoritmom AES-128. Pre tieto účely sú použité FPGA dosky SAKURA G, SAKURA X a Chipwhisperer CW305. Teoretická časť práce sa zameriava na princípy útokov pomocou postranných kanálov, kde najväčšia pozornosť je venovaná prúdovej analýze a jej dvom metódam – jednoduchej (SPA) a diferenciálnej (DPA). Cieľom praktickej časti je porovnať získané priebehy z jednotlivých pracovísk pomocou detekcie úniku TVLA metódami (Test Vector Leakage Assessment).
This bachelor’s thesis focuses on the implementation of a Power side channel attack on three experimental workplaces with the implemented AES-128 encryption algorithm. For these purposes are used FPGA boards SAKURA G, SAKURA X and Chipwhisperer CW305. The theoretical part of the work is focused on the principles of side channel attacks, while the main emphasis is on power analysis and its two methods – simple (SPA) and differential (DPA). The aim of the practical part is to compare the waveforms obtained from workplaces using the TVLA (Test Vector Leakage Assessment) leakage detection methods.
Keywords:
DPA; FPGA; power analysis; power side channel; Side-channel; t-test; TVLA
Institution: Brno University of Technology
(web)
Document availability information: Fulltext is available in the Brno University of Technology Digital Library. Original record: http://hdl.handle.net/11012/210373