Národní úložiště šedé literatury Nalezeno 4 záznamů.  Hledání trvalo 0.01 vteřin. 
Experimentální ověření extrakce parazitních RC komponent (PEX extrakce) s využitím ring oscilátorů
Buzek, Vít ; Král, Vojtěch (oponent) ; Hejátková, Edita (vedoucí práce)
Hlavní náplní této práce je ověření extrakce parazitních RC komponent. V teoretické části jsou probrány teoretické pojmy z oblasti návrhu integrovaných obvodů, ring oscilátorů, parazitní extrakce a frekvenčního čítání. Praktická část se věnuje měření na vyrobených strukturách na křemíkové desce a simulaci, která navržené struktury simuluje v programu Cadence Virtuoso. Aby mohla být parazitní extrakce ověřena, je potřeba měřené frekvence a simulační frekvence porovnat, zjistit odchylky a poukázat na konfigurace s omezenou přesností. Součástí praktické části je také statistická analýza a návrh na zlepšení parazitní extrakce.
Návrh diferenciální rozdílového zesilovače v technologii CMOS
Trojan, Vladimír ; Khateb, Fabian (oponent) ; Kledrowetz, Vilém (vedoucí práce)
Bakalářská práce se zabývá návrhem diferenciálního rozdílového zesilovače (DDA) v technologii TSMC 0,18 s maximálním vstupním a výstupním rozsahem, minimální spotřebou a plochou na čipu. V práci jsou rozebrány základy CMOS technologie, používané struktury analogových integrovaných obvodů a operačních zesilovačů. Hlavní zaměření práce je samotný návrh obvodu DDA. Návrh a simulace parametrů DDA byla provedena v programu Cadence Virtuoso a simulačním prostředí ADE Assembler. Layout DDA byl navržen v prostředí Layout XL.
Design of differential difference amplifier in CMOS technology
Slaninka, Leonard ; Prokop, Roman (oponent) ; Kledrowetz, Vilém (vedoucí práce)
Bachelor’s thesis is focused on theoretical analysis of parameters and properties of CMOS technology, and its use for differentially difference amplifier design. The thesis is concentrated on MOS transistor behaviour in different work regimes depending on the voltage UGS, it is also covering work regimes in relation to difference of voltages UDSsat and UDS. In the end of theoretical part there are listed and briefly described basic building blocks for amplifiers. Design is carried out in Cadence Virtuoso environment using ONC25 (250 nm) technology. DDA is supplied by asymmetrical voltage of 5 V and for the design are used standard threshold transistors.
Návrh diferenciální rozdílového zesilovače v technologii CMOS
Trojan, Vladimír ; Khateb, Fabian (oponent) ; Kledrowetz, Vilém (vedoucí práce)
Bakalářská práce se zabývá návrhem diferenciálního rozdílového zesilovače (DDA) v technologii TSMC 0,18 s maximálním vstupním a výstupním rozsahem, minimální spotřebou a plochou na čipu. V práci jsou rozebrány základy CMOS technologie, používané struktury analogových integrovaných obvodů a operačních zesilovačů. Hlavní zaměření práce je samotný návrh obvodu DDA. Návrh a simulace parametrů DDA byla provedena v programu Cadence Virtuoso a simulačním prostředí ADE Assembler. Layout DDA byl navržen v prostředí Layout XL.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.