Národní úložiště šedé literatury Nalezeno 27 záznamů.  předchozí11 - 20další  přejít na záznam: Hledání trvalo 0.00 vteřin. 
Architektura systému pro dynamicky rekonfigurovatelný komunikační terminál
Kloub, Jan
Tento článek popisuje možnost implementace architektury výpočetního systému, který by umožňoval dynamicky vytvářet datové cesty s výpočetními uzly, a realizovat tak aplikace pro proudové zpracovávání dat. Příkladem aplikace pro proudové zpracování dat je implementace vysílacího a přijímacího řetězce komunikačního terminálu, na kterou je zaměřen následující text. Architektura je realizována pomocí obvodu FPGA, který umožňuje dynamicky měnit svojí funkci za běhu – pomocí tzv. dynamické rekonfigurace. Funkce obvodu může být měněna úplně nebo jen částečně, kdy je část obvodu statická a část dynamická. Rekonfigurace je řízena softwarově pomocí programu řídícího mikroprocesoru, který lze implementovat ve statické části obvodu FPGA („Soft“ procesor) rovněž lze využít jakýkoliv jiný procesor připojený k obvodu.
Metody návrhu a verifikace pro rekonfigurovatelné návrhy v obvodu Atmel FPSLIC
Kadlec, Jiří ; Daněk, Martin
Částečná dynamická rekonfigurace umožňuje zvyšovat funkční hustotu návrhu, což ale vede ke složitějším metodám návrhu. Tento článek popisuje metodologii a návrhový postup pro rekonfigurovatelná zapojení z oblasti zpracování signálů a řídící techniky. Popisovaný postup začíná popisem v prostředí Matlab/Simulink, který je převeden do Handel-C a pak přeložen do VHDL a EDIFu a konfigurační informace pro FPGA obvody. Postup je předveden na příkladech.
Rozbor a implementace dynamické rekonfigurace pro obvody FPGA
Honzík, Petr
Text popisuje platformu pro dynamickou rekonfiguraci na FPGA obvodech s vestavěným mikroprocesorem. Platforma je rozdělena na HW čast implementovanou v FPGA a na SW část prováděnou v mikroprocesoru. Ten vystupuje jako iniciátor rekonfiguračního procesu. Stará se o předání potřebných dat pro provedení rekonfigurace. HW v FPGA je navrženo jako autonomní obvod provádějící rekonfigurační proces. Konfiguračni bitstreamy a programy pro mikroprocesor jsou uloženy externí paměti připojené k FPGA.
Dynamic reconfiguration of FPGAs: a case study
Matoušek, Rudolf
This paper discusses dynamic reconfiguration achievable using current FPGA methodology. An analysis of implementation issues has been presented and desirable features of future generation of CAD tools have been discussed. Several practical examples have been presented together with their implementation data.
Dynamic reconfiguration of FPGAs
Matoušek, Rudolf ; Pohl, Zdeněk ; Daněk, Martin ; Kadlec, Jiří
Dymnamic reconfiguration of FPGA devices has been an issue of the last decade. Althouth this new feature of currently available devices permits more robust and flexible designs, it has not been recognized by professionals. This paper disscussed demands placed by dynamic reconfiguration on design tools as well as on designes themselves. A case study is presented for the Atmel AT94K family and the supplied design tools, and values are provided that should aid in analyzing such designs.
Podpora dynamické rekonfigurace pro AVR
Honzík, Petr
Tento text presentuje univerzální platformu s externí FLASH pamětí pro dynamickou rekonfiguraci na obvodu AT94K FPSLIC od firmy Atmel. Platforma vytváří transparentní infrastrukturu pro softwarově řízenou dynamickou rekonfiguraci na FPGA

Národní úložiště šedé literatury : Nalezeno 27 záznamů.   předchozí11 - 20další  přejít na záznam:
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.