Národní úložiště šedé literatury Nalezeno 4 záznamů.  Hledání trvalo 0.00 vteřin. 
Stopky pro měření sportovních klání
Tajč, Martin ; Petržela, Jiří (oponent) ; Hruboš, Zdeněk (vedoucí práce)
Cílem této bakalářské práce je zkonstruování elektronických stopek pro měření sportovních klání. Stopky jsou zaměřeny pro použití při hasičských závodech. První část práce se zaměřuje na blokové schéma stopek a na rozbor jednotlivých částí. V popisu jednotlivých funkčních bloků jsou srovnány některé alternativní metody, které mohou být využity při konstrukci. V následující části je zobrazený algoritmus pro použitý mikroprocesor a v krátkosti srovnány vlastnosti programovacích jazyků. Dále lze v textu nalézt podrobný návod k použití a návod k sestrojení externího zobrazovacího panelu. V příloze jsou obsaženy jednotlivé elektronické schémata a desky plošných spojů.
Univerzální logický analyzátor
Tajč, Martin ; Povalač, Karel (oponent) ; Kubíček, Michal (vedoucí práce)
Tato diplomová práce je zaměřena na návrh univerzálního logického analyzátoru založeného na obvodu FPGA. Hlavním cílem tohoto analyzátoru je analýza protokolů I2C, SPI, RS232, RS485 a vstupní šestnáctibitové sběrnice. Analyzátor obsahuje grafický displej a možnost připojení k osobnímu počítači pro interpretaci naměřených hodnot a ovládání pomocí vytvořené aplikaci. První část této práce se zabývá popisem jednotlivých funkčních bloků a popisem použití přímo v daném zařízení. V následující části jsou popsány jednotlivé datové sběrnice, které univerzální logický analyzátor dokáže zpracovat. V závěrečné části je popsán vytvořený subsystém v obvodu FPGA, počítačová aplikace a také zdrojový kód pro mikrokontrolér ATmega32.
Stopky pro měření sportovních klání
Tajč, Martin ; Petržela, Jiří (oponent) ; Hruboš, Zdeněk (vedoucí práce)
Cílem této bakalářské práce je zkonstruování elektronických stopek pro měření sportovních klání. Stopky jsou zaměřeny pro použití při hasičských závodech. První část práce se zaměřuje na blokové schéma stopek a na rozbor jednotlivých částí. V popisu jednotlivých funkčních bloků jsou srovnány některé alternativní metody, které mohou být využity při konstrukci. V následující části je zobrazený algoritmus pro použitý mikroprocesor a v krátkosti srovnány vlastnosti programovacích jazyků. Dále lze v textu nalézt podrobný návod k použití a návod k sestrojení externího zobrazovacího panelu. V příloze jsou obsaženy jednotlivé elektronické schémata a desky plošných spojů.
Univerzální logický analyzátor
Tajč, Martin ; Povalač, Karel (oponent) ; Kubíček, Michal (vedoucí práce)
Tato diplomová práce je zaměřena na návrh univerzálního logického analyzátoru založeného na obvodu FPGA. Hlavním cílem tohoto analyzátoru je analýza protokolů I2C, SPI, RS232, RS485 a vstupní šestnáctibitové sběrnice. Analyzátor obsahuje grafický displej a možnost připojení k osobnímu počítači pro interpretaci naměřených hodnot a ovládání pomocí vytvořené aplikaci. První část této práce se zabývá popisem jednotlivých funkčních bloků a popisem použití přímo v daném zařízení. V následující části jsou popsány jednotlivé datové sběrnice, které univerzální logický analyzátor dokáže zpracovat. V závěrečné části je popsán vytvořený subsystém v obvodu FPGA, počítačová aplikace a také zdrojový kód pro mikrokontrolér ATmega32.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.