Národní úložiště šedé literatury Nalezeno 4 záznamů.  Hledání trvalo 0.00 vteřin. 
Implementace audio ekvalizéru v hradlovém poli FPGA
Otisk, Libor ; Valach, Soběslav (oponent) ; Kváš, Marek (vedoucí práce)
Bakalářská práce seznamuje se základními typy audio ekvalizérů. Popisuje návrh číslicových filtrů pro grafický ekvalizér, správnou volbu struktury, rozložení a tvar číslicových filtrů. Také popisuje realizaci grafického ekvalizéru v aritmetice s pevnou řádovou čárkou. Dále je popsána implementace algoritmu grafického ekvalizéru na PC a implementace v hradlovém poli FPGA.
Využití techniky C2H při implementaci algoritmů pro FPGA
Otisk, Libor ; Bastl, Petr (oponent) ; Valach, Soběslav (vedoucí práce)
Tato práce se zabývá technikou C2H a jejím využití pří implementaci algoritmů pro FPGA. V rámci práce je implementováno s využitím C2H několik struktur číslicových filtrů FIR a IIR, u kterých je provedeno porovnání z hlediska využitých zdrojů FPGA, maximální frekvence, latence, složitosti implementace a získaného zrychlení vůči samotnému procesoru Nios II. Také je vytvořen příklad pro zpracování obrazu pomocí lokálních operátorů implementovaných s využitím C2H, umožňující zobrazení výsledného obrazu na LCD displeji.
Implementace audio ekvalizéru v hradlovém poli FPGA
Otisk, Libor ; Valach, Soběslav (oponent) ; Kváš, Marek (vedoucí práce)
Bakalářská práce seznamuje se základními typy audio ekvalizérů. Popisuje návrh číslicových filtrů pro grafický ekvalizér, správnou volbu struktury, rozložení a tvar číslicových filtrů. Také popisuje realizaci grafického ekvalizéru v aritmetice s pevnou řádovou čárkou. Dále je popsána implementace algoritmu grafického ekvalizéru na PC a implementace v hradlovém poli FPGA.
Využití techniky C2H při implementaci algoritmů pro FPGA
Otisk, Libor ; Bastl, Petr (oponent) ; Valach, Soběslav (vedoucí práce)
Tato práce se zabývá technikou C2H a jejím využití pří implementaci algoritmů pro FPGA. V rámci práce je implementováno s využitím C2H několik struktur číslicových filtrů FIR a IIR, u kterých je provedeno porovnání z hlediska využitých zdrojů FPGA, maximální frekvence, latence, složitosti implementace a získaného zrychlení vůči samotnému procesoru Nios II. Také je vytvořen příklad pro zpracování obrazu pomocí lokálních operátorů implementovaných s využitím C2H, umožňující zobrazení výsledného obrazu na LCD displeji.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.