Národní úložiště šedé literatury Nalezeno 5 záznamů.  Hledání trvalo 0.00 vteřin. 
Implementace PCS podvrstvy 400 Gb/s Ethernetu v FPGA
Kolařík, Jaroslav ; Pristach, Marián (oponent) ; Fujcik, Lukáš (vedoucí práce)
Tato práce se zabývá návrhem jednotky PCS v režimu 400GBASE-R podle standardu IEEE 802.3bs-2017 definující 400 Gb/s Ethernet. První část práce je zaměřena na obecnou architekturu FPGA, možné varianty FPGA pro implementaci 400 Gb/s Ethernet, popisem těchto architektur a zdrojů v FPGA. Další část popisuje vývoj Ethernetu a spojitost s referenčním modelem ISO/OSI. Následně je podrobně popsána fyzická vrstva Ethernetu pro rychlost 400 Gb/s za čímž následuje návrh jednotky PCS a popis její implementace, včetně využití zdrojů ve zvoleném FPGA. V poslední části je popsána simulace implementované jednotky PCS. V závěru jsou shrnuty dosažené výsledky a přínos této práce.
Predikce dostavování hodnoty tlustovrstvého rezistoru
Kolařík, Jaroslav ; Otáhal, Alexandr (oponent) ; Skácel, Josef (vedoucí práce)
Tato práce se zabývá problematikou tlustovrstvé technologie. Zejména je práce zaměřena na dostavování hodnoty odporu tlustovrstvého rezistoru. První část práce se zabývá vytvářením tlustých vrstev a problematikou tlustovrstvých rezistorů, technologií dostavování a druhy řezů. V další části je návrh tlustovrstvého rezistoru a testovacího substrátu s rezistory. Následuje popis výroby testovacího substrátu. Další část práce se zabývá praktickým vytvářením řezů do tlustovrstvých rezistorů zařízením AUREL ALS300. Následuje experimentální část, zabývající se simulací tlustovrstvých rezistorů s různými řezy v simulačním programu ANSYS Workbench. V poslední části je pro praktické ověření simulací měření termovizní kamerou FLIR SC660. V závěru jsou zhodnoceny zjistěné poznatky vlastností dostavovacích řezů.
Implementace PCS podvrstvy 400 Gb/s Ethernetu v FPGA
Kolařík, Jaroslav ; Pristach, Marián (oponent) ; Fujcik, Lukáš (vedoucí práce)
Tato práce se zabývá návrhem jednotky PCS v režimu 400GBASE-R podle standardu IEEE 802.3bs-2017 definující 400 Gb/s Ethernet. První část práce je zaměřena na obecnou architekturu FPGA, možné varianty FPGA pro implementaci 400 Gb/s Ethernet, popisem těchto architektur a zdrojů v FPGA. Další část popisuje vývoj Ethernetu a spojitost s referenčním modelem ISO/OSI. Následně je podrobně popsána fyzická vrstva Ethernetu pro rychlost 400 Gb/s za čímž následuje návrh jednotky PCS a popis její implementace, včetně využití zdrojů ve zvoleném FPGA. V poslední části je popsána simulace implementované jednotky PCS. V závěru jsou shrnuty dosažené výsledky a přínos této práce.
Predikce dostavování hodnoty tlustovrstvého rezistoru
Kolařík, Jaroslav ; Otáhal, Alexandr (oponent) ; Skácel, Josef (vedoucí práce)
Tato práce se zabývá problematikou tlustovrstvé technologie. Zejména je práce zaměřena na dostavování hodnoty odporu tlustovrstvého rezistoru. První část práce se zabývá vytvářením tlustých vrstev a problematikou tlustovrstvých rezistorů, technologií dostavování a druhy řezů. V další části je návrh tlustovrstvého rezistoru a testovacího substrátu s rezistory. Následuje popis výroby testovacího substrátu. Další část práce se zabývá praktickým vytvářením řezů do tlustovrstvých rezistorů zařízením AUREL ALS300. Následuje experimentální část, zabývající se simulací tlustovrstvých rezistorů s různými řezy v simulačním programu ANSYS Workbench. V poslední části je pro praktické ověření simulací měření termovizní kamerou FLIR SC660. V závěru jsou zhodnoceny zjistěné poznatky vlastností dostavovacích řezů.

Viz též: podobná jména autorů
3 KOLAŘÍK, Jakub
3 Kolařík, Jakub
16 Kolařík, Jan
1 Kolařík, Jiří
2 Kolařík, Josef
16 Kolárik, Jan
2 Kolářík, Jindřich
Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.