Národní úložiště šedé literatury Nalezeno 6 záznamů.  Hledání trvalo 0.00 vteřin. 
MODELOVÁNÍ A IMPLEMENTACE SUBSYSTÉMŮ KOMUNIKAČNÍHO ŘETĚZCE V OBVODECH FPGA
Kubíček, Michal ; Jalovecký, Rudolf (oponent) ; Pinker,, Jiří (oponent) ; Kolka, Zdeněk (vedoucí práce)
Současné obvody pro obnovu bitové synchronizace jsou stále ve většině případů založené na analogové smyčce fázového závěsu. Analogovou část obvodu je třeba pro každou výrobní technologii znovu navrhnout a migrace takového bloku mezi technologiemi je obtížná. V literatuře existují varianty obvodu CDR založené na asynchronním převzorkování, které jsou implementovány v čistě digitální technologii a jejich migrace je tak bezproblémová. Jako jejich hlavní nevýhody jsou uváděny vysoká složitost digitálního obvodu a menší přirozená odolnost těchto metod vůči jitteru přítomnému v signálu. Tato práce má za cíl ukázat, že tyto nevýhody plně digitálních obvodů CDR je možné překonat návrhem nových algoritmů a jejich optimalizací. Pro optimalizaci byly využity obvody FPGA, které umožňují měnit parametry zkoumaného obvodu v reálném čase (podobně jako při modelování na PC) a zároveň umožňují měření v reálných podmínkách, které je často obtížné modelovat. Rychlost měření je navíc mnohonásobně vyšší, než při použití simulace. Výstupem práce jsou optimalizované bloky CDR s výjimečně nízkými nároky na hardware a velmi malou spotřebou. Jejich chybovost je v reálných přenosových podmínkách zcela srovnatelná s běžnými obvody založenými na smyčce fázového závěsu. Tím byly odstraněny hlavní nevýhody plně digitálních obvodů CDR. Práce se dále zabývá měřením parametrů digitálních spojů. Byla vyvinuta nová metoda pro měření jitteru přímo v obvodu FPGA, která umožňuje charakterizovat přenosový kanál bez nutnosti připojení dalších přístrojů a tedy bez ovlivnění měřeného kanálu. Metoda vyžaduje jen použití minimálního množství hardwarových prostředků obvodu FPGA. Dále byl vyvinu specializovaný měřič distribuce chybovosti, který umožňuje podrobnou analýzu vlastností atmosférických optických spojů z hlediska možného protichybového zabezpečení přenosu dat. V návaznosti na tato měření byla navržena koncepce systému pro zabezpečení přenosu dat založeného na technice ARQ.
New simulation scenarios in NS3 environment
Bureš, František ; Kubánková, Anna (oponent) ; Jeřábek, Jan (vedoucí práce)
The goal was to design two simulation scenarios in NS-3 environment. First scenario contains ARQ (Automatic Repeat Request) methods in TCP (Transmission Control Protocol). There is comparison of Stop-and-Wait, Go-Back-N and Selective-Repeat method. Theoretical part with TCP and ARQ is included. Second scenario is about ways of message transfer. Created scenario especially with Packet and Cell switching and theoretical basics are included. There is comparison of switching methods with different size of packet/cell, amount of nodes and latency impact in each method. Scenarios are in laboratory task form with instructions.
Laboratorní scénáře objasňující základy komunikačních protokolů
Pokorný, Karel ; Burda, Karel (oponent) ; Jeřábek, Jan (vedoucí práce)
Cílem této práce bylo navrhnout dva komplexní scénáře se zaměřením na různé režimy přenosu v paketových sítích. První scénář se zaměřuje na ARQ (Automatic Repeat Request) protokoly. Součástí laboratorní úlohy je seznámení se s protokoly Stop-and-Wait, Go Back N, Selective Repeat a jejich vzájemné porovnání. Druhý scénář se věnuje typům přenosu v paketových sítích. Laboratorní úloha obsahuje porovnání jednosměrného, vícesměrového, všesměrového a výběrového přenosu. Oba scénáře jsou podpořeny aplikací simulující jednotlivé metody či protokoly a virtuálním prostředím, pomocí kterých jsou rozdíly v daných technologiích demonstrovány.
Laboratorní scénáře objasňující základy komunikačních protokolů
Pokorný, Karel ; Burda, Karel (oponent) ; Jeřábek, Jan (vedoucí práce)
Cílem této práce bylo navrhnout dva komplexní scénáře se zaměřením na různé režimy přenosu v paketových sítích. První scénář se zaměřuje na ARQ (Automatic Repeat Request) protokoly. Součástí laboratorní úlohy je seznámení se s protokoly Stop-and-Wait, Go Back N, Selective Repeat a jejich vzájemné porovnání. Druhý scénář se věnuje typům přenosu v paketových sítích. Laboratorní úloha obsahuje porovnání jednosměrného, vícesměrového, všesměrového a výběrového přenosu. Oba scénáře jsou podpořeny aplikací simulující jednotlivé metody či protokoly a virtuálním prostředím, pomocí kterých jsou rozdíly v daných technologiích demonstrovány.
New simulation scenarios in NS3 environment
Bureš, František ; Kubánková, Anna (oponent) ; Jeřábek, Jan (vedoucí práce)
The goal was to design two simulation scenarios in NS-3 environment. First scenario contains ARQ (Automatic Repeat Request) methods in TCP (Transmission Control Protocol). There is comparison of Stop-and-Wait, Go-Back-N and Selective-Repeat method. Theoretical part with TCP and ARQ is included. Second scenario is about ways of message transfer. Created scenario especially with Packet and Cell switching and theoretical basics are included. There is comparison of switching methods with different size of packet/cell, amount of nodes and latency impact in each method. Scenarios are in laboratory task form with instructions.
MODELOVÁNÍ A IMPLEMENTACE SUBSYSTÉMŮ KOMUNIKAČNÍHO ŘETĚZCE V OBVODECH FPGA
Kubíček, Michal ; Jalovecký, Rudolf (oponent) ; Pinker,, Jiří (oponent) ; Kolka, Zdeněk (vedoucí práce)
Současné obvody pro obnovu bitové synchronizace jsou stále ve většině případů založené na analogové smyčce fázového závěsu. Analogovou část obvodu je třeba pro každou výrobní technologii znovu navrhnout a migrace takového bloku mezi technologiemi je obtížná. V literatuře existují varianty obvodu CDR založené na asynchronním převzorkování, které jsou implementovány v čistě digitální technologii a jejich migrace je tak bezproblémová. Jako jejich hlavní nevýhody jsou uváděny vysoká složitost digitálního obvodu a menší přirozená odolnost těchto metod vůči jitteru přítomnému v signálu. Tato práce má za cíl ukázat, že tyto nevýhody plně digitálních obvodů CDR je možné překonat návrhem nových algoritmů a jejich optimalizací. Pro optimalizaci byly využity obvody FPGA, které umožňují měnit parametry zkoumaného obvodu v reálném čase (podobně jako při modelování na PC) a zároveň umožňují měření v reálných podmínkách, které je často obtížné modelovat. Rychlost měření je navíc mnohonásobně vyšší, než při použití simulace. Výstupem práce jsou optimalizované bloky CDR s výjimečně nízkými nároky na hardware a velmi malou spotřebou. Jejich chybovost je v reálných přenosových podmínkách zcela srovnatelná s běžnými obvody založenými na smyčce fázového závěsu. Tím byly odstraněny hlavní nevýhody plně digitálních obvodů CDR. Práce se dále zabývá měřením parametrů digitálních spojů. Byla vyvinuta nová metoda pro měření jitteru přímo v obvodu FPGA, která umožňuje charakterizovat přenosový kanál bez nutnosti připojení dalších přístrojů a tedy bez ovlivnění měřeného kanálu. Metoda vyžaduje jen použití minimálního množství hardwarových prostředků obvodu FPGA. Dále byl vyvinu specializovaný měřič distribuce chybovosti, který umožňuje podrobnou analýzu vlastností atmosférických optických spojů z hlediska možného protichybového zabezpečení přenosu dat. V návaznosti na tato měření byla navržena koncepce systému pro zabezpečení přenosu dat založeného na technice ARQ.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.