Národní úložiště šedé literatury Nalezeno 7 záznamů.  Hledání trvalo 0.01 vteřin. 
Příjem FM signálu a zpracování RDS pomocí FPGA
Petr, Ondřej ; Pirochta, Ondřej (oponent) ; Maršálek, Roman (vedoucí práce)
Tato semestrální práce je první částí diplomové práce na téma Příjem FM signálu a zpracování RDS pomocí FPGA. V první polovině práce jsou zpracovávány informace potřebné před samotným návrhem a realizací. Ty lze rozdělit do tří témat. Prvním tématem je přijímaný signál VKV/FM+RDS, druhé téma zpracovává problém softwarového rádia a poslední téma se týká obvodů FPGA. Druhá polovina se zabývá řešením implementace a přijímače rozhlasového vysílání VKV/FM a datového toku doplňkového systému RDS do číslicové podoby a jeho realizací na obvodu FPGA. Tato část také obsahuje měření dosažených výsledků.
Dekódování RDS zpráv obvodem FPGA
Vedra, Lukáš ; Bobula, Marek (oponent) ; Štohanzl, Milan (vedoucí práce)
Diplomová práce se zabývá problematikou demodulování, dekódování RDS zpráv a FM přijímačem v obvodech FPGA. Jedná se o zpracování dat po A/D převodu rozhlasového stereofonního signálu. Tato práce obsahuje podrobné teoretické poznatky o systému RDS, typech jednotlivých zpráv, jejich demodulaci a následné dekódování jednotlivých služeb. Dále je teoreticky rozebrána platforma FPGA pro řešený problém a implementaci systému RDS a FM přijímače.
Simulator of the FM-CW rangefinder function
Bačík, Martin ; Hála, Ondřej (oponent) ; Říčný, Václav (vedoucí práce)
This thesis describes design of Simulator FM-CW range finders. It is choosing the optimal method of realization and inform about basic properties of continuous working radar. The work includes an analysis of errors in real rangefinder and a numerical estimate of the maximum error in real devices. Contains detailed block diagram of simulator FM-CW range-finder and computer simulation of function generator frequency modulated signal, demodulator. Further work includes the complete construction documents for the preparation and implementation of basic functional verification
Softwarové rádio pro emulaci protokolů v RFID
Prachař, Petr ; Fuchs, Michal (oponent) ; Derbek, Vojtěch (vedoucí práce)
Tato diplomová práce se zabývá návrhem implementace emulátoru protokolu radiofrekvenční identifikace do softwarově definovaného rádia. Navržený emulátor pracuje v pásmu UHF (860 MHz – 960 MHz). Hlavním cílem tohoto návrhu bylo rychlé změření výkonové charakteristiky tagu. Navržené a implementované řešení spočívá v přenesení řízení parametrů vysílače přímo do FPGA v SDR. Díky tomu bylo dosaženo mnohem menšího zpoždění mezi jednotlivými měřeními, oproti typickému konceptu, kdy jsou tyto parametry nastavovány z hostovaného PC. V práci je na základě rešerše zvolena vhodná platforma pro implementaci a dále je navržen samotný koncept řešení, který je založen na implementaci všech časově kritických algoritmů do FPGA softwarově definovaného rádia. Navržené řešení bylo implementováno do zvolené platformy a experimentálně ověřena jeho funkčnost.
Příjem FM signálu a zpracování RDS pomocí FPGA
Petr, Ondřej ; Pirochta, Ondřej (oponent) ; Maršálek, Roman (vedoucí práce)
Tato semestrální práce je první částí diplomové práce na téma Příjem FM signálu a zpracování RDS pomocí FPGA. V první polovině práce jsou zpracovávány informace potřebné před samotným návrhem a realizací. Ty lze rozdělit do tří témat. Prvním tématem je přijímaný signál VKV/FM+RDS, druhé téma zpracovává problém softwarového rádia a poslední téma se týká obvodů FPGA. Druhá polovina se zabývá řešením implementace a přijímače rozhlasového vysílání VKV/FM a datového toku doplňkového systému RDS do číslicové podoby a jeho realizací na obvodu FPGA. Tato část také obsahuje měření dosažených výsledků.
Dekódování RDS zpráv obvodem FPGA
Vedra, Lukáš ; Bobula, Marek (oponent) ; Štohanzl, Milan (vedoucí práce)
Diplomová práce se zabývá problematikou demodulování, dekódování RDS zpráv a FM přijímačem v obvodech FPGA. Jedná se o zpracování dat po A/D převodu rozhlasového stereofonního signálu. Tato práce obsahuje podrobné teoretické poznatky o systému RDS, typech jednotlivých zpráv, jejich demodulaci a následné dekódování jednotlivých služeb. Dále je teoreticky rozebrána platforma FPGA pro řešený problém a implementaci systému RDS a FM přijímače.
Simulator of the FM-CW rangefinder function
Bačík, Martin ; Hála, Ondřej (oponent) ; Říčný, Václav (vedoucí práce)
This thesis describes design of Simulator FM-CW range finders. It is choosing the optimal method of realization and inform about basic properties of continuous working radar. The work includes an analysis of errors in real rangefinder and a numerical estimate of the maximum error in real devices. Contains detailed block diagram of simulator FM-CW range-finder and computer simulation of function generator frequency modulated signal, demodulator. Further work includes the complete construction documents for the preparation and implementation of basic functional verification

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.