Národní úložiště šedé literatury Nalezeno 6 záznamů.  Hledání trvalo 0.01 vteřin. 
Utilization of FPGA circuits in multilevel inverters
Repčík, Juraj ; Pavlík, Michal (oponent) ; Fujcik, Lukáš (vedoucí práce)
This project researches various ways of implementing multilevel inverters. A single-phase five-level Active Neutral-Point Clamped inverter design is presented. The work is focusing chiefly on control hardware and control strategy for 5-level PWM with active balancing of the charge on the capacitors under varying load conditions. A system-on-chip module is used to control the inverter, consisting of an FPGA and microprocessor. The inverter offers precise waveform generation and a stable output.
Application Of Fpga In Multilevel Inverters
Repčík, Juraj
In this paper, a single-phase five-level Active Neutral-Point Clamped inverter design is presented. The paper is focusing chiefly on control hardware and control strategy for 5-level PWM with active balancing of the charge on the capacitors under varying load conditions. A system-on-chip module is used to control the inverter, consisting of FPGA and microprocessor. The inverter offers precise waveform generation and a stable output.
Utilization of FPGA circuits in multilevel inverters
Repčík, Juraj ; Pavlík, Michal (oponent) ; Fujcik, Lukáš (vedoucí práce)
This project researches various ways of implementing multilevel inverters. A single-phase five-level Active Neutral-Point Clamped inverter design is presented. The work is focusing chiefly on control hardware and control strategy for 5-level PWM with active balancing of the charge on the capacitors under varying load conditions. A system-on-chip module is used to control the inverter, consisting of an FPGA and microprocessor. The inverter offers precise waveform generation and a stable output.
Fyzikální model 7-hladinového napěťového měniče s topologií 4-7L
Semerád, Radko ; Baran, Josef
Je zde popsáno technické řešení a parametry modelu 3-fázového nízkonapěťového střídače o maximálním výkonu cca 5kVA. Měnič je zapojen v topologii 7-hladinového napěťového měniče s plovoucími kondenzátory, přičemž 3 z 5 kondenzátorů mají z ekonomických důvodů zmenšenou kapacitu (topologie 4-7L). Model je řízen zcela po optických vláknech, včetně čidel napětí a proudů.
Řízení a balancování 7-hladinového napěťového měniče s redukovanou kapacitou tří plovoucích kondenzátorů
Kokeš, Petr
Je zde popsán způsob řízení a balancování měniče s topologií 4-7L, což je 7-hladinový měnič s plovoucími kondenzátory, z nichž tři mají podstatně zmenšenou kapacitu. Je vysvětleno, za jakých podmínek je možné tento měnič řídit pomocí 4-hladinové SVM. Byly navrženy tři různě složité varianty algoritmu balancování. Tyto algoritmy byly ověřeny pomocí počítačových simulací. Realizována v hradlovém poli byla zatím základní jednoduchá varianta, která byla ověřena na nn modelu měniče 4-7L.
Balancování napětí na 4-hladinovém napěťovém střídači s plovoucími kondenzátory
Kokeš, Petr ; Semerád, Radko
Článek se zabývá balancováním napětí, což je specifický problém u vícehladinových napěťových střídačů. Jsou zde uvedeny důvody, proč byl pro náš projekt vybrán střídač s plovoucími kondenzátory. Dále jsou vysvětleny základní principy fungování takového střídače a požadavky na balancování napětí jeho plovoucích kondenzátorů. Byl navržen řídicí algoritmus pro balancování napětí a také je diskutována hardwarová implementace balancovacího algoritmu. Výsledky počítačových simulací v časové oblasti ukazují, že navržený balancovací algoritmus je schopný zajistit provoz pohonu s indukčním motorem 850 kW.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.