Národní úložiště šedé literatury Nalezeno 4 záznamů.  Hledání trvalo 0.01 vteřin. 
AUTOMATED TESTING OF 10GbE DEVICES
Avramović, Nikola ; Dvořák, Vojtěch (oponent) ; Fujcik, Lukáš (vedoucí práce)
This thesis deals with the designs of the functional verification model and the synthesizable tester of the 10Gb Ethernet devices that use XGMII interface. VHDL programming language is used to describe the model. This thesis consists of the creation of the bus functional model and the design of the tester that is implemented as a generic self-test module. The resulting design allows for verification and testing of the PHY and MAC layers. DE5-Net development board was used in the implementation of the tester. The board was fitted with FPGA Stratix V circuit, by Altera.
Vývojová deska s ARM Cortex M4
Volek, Lukáš ; Macho, Tomáš (oponent) ; Burian, František (vedoucí práce)
V práci jsem se převážně zaměřil na návrh univerzálního systému pro testování nejen mikrokontroléru STM32F407/417 od firmy STMicroelectronics, ale následně i různých senzorů a komunikačních sběrnic. Výsledkem tak je hlavní deska s mnoha specializovanými konektory pro jednotlivé sběrnice současně s konektory zpřístupňujícími všechny I/O piny. Napájení je díky pokročilejším verzím spínaných stabilizátorů opět variabilní od jednoho Li-Ion článku přes dvojici alkalických článků, autobaterii, běžné síťové napájecí adaptéry (stejnosměrné i střídavé do 15 Vpp), USB, laboratorní zdroje s několika výstupy až po POE (napájení přes Ethernet). Napájecí napětí jsou pod kontrolou komparátorů s optickou signalizací. (S jejich použitím je ve většině případů možné snadno určit postiženou větev bez měřicího přístroje a hořících součástek.) Dalším důležitým parametrem byla robustnost napájecích větví i komunikačních linek. V rámci možností je tedy osazeno množství TVS, tlumicích indukčností a velkých kondenzátorů s nízkým ESR. Software pro počítač je určen pouze k základní demonstraci funkčnosti.
AUTOMATED TESTING OF 10GbE DEVICES
Avramović, Nikola ; Dvořák, Vojtěch (oponent) ; Fujcik, Lukáš (vedoucí práce)
This thesis deals with the designs of the functional verification model and the synthesizable tester of the 10Gb Ethernet devices that use XGMII interface. VHDL programming language is used to describe the model. This thesis consists of the creation of the bus functional model and the design of the tester that is implemented as a generic self-test module. The resulting design allows for verification and testing of the PHY and MAC layers. DE5-Net development board was used in the implementation of the tester. The board was fitted with FPGA Stratix V circuit, by Altera.
Vývojová deska s ARM Cortex M4
Volek, Lukáš ; Macho, Tomáš (oponent) ; Burian, František (vedoucí práce)
V práci jsem se převážně zaměřil na návrh univerzálního systému pro testování nejen mikrokontroléru STM32F407/417 od firmy STMicroelectronics, ale následně i různých senzorů a komunikačních sběrnic. Výsledkem tak je hlavní deska s mnoha specializovanými konektory pro jednotlivé sběrnice současně s konektory zpřístupňujícími všechny I/O piny. Napájení je díky pokročilejším verzím spínaných stabilizátorů opět variabilní od jednoho Li-Ion článku přes dvojici alkalických článků, autobaterii, běžné síťové napájecí adaptéry (stejnosměrné i střídavé do 15 Vpp), USB, laboratorní zdroje s několika výstupy až po POE (napájení přes Ethernet). Napájecí napětí jsou pod kontrolou komparátorů s optickou signalizací. (S jejich použitím je ve většině případů možné snadno určit postiženou větev bez měřicího přístroje a hořících součástek.) Dalším důležitým parametrem byla robustnost napájecích větví i komunikačních linek. V rámci možností je tedy osazeno množství TVS, tlumicích indukčností a velkých kondenzátorů s nízkým ESR. Software pro počítač je určen pouze k základní demonstraci funkčnosti.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.